原创 Xilinx FPGA入门连载49:FPG**内RAM实例之功能仿真

2016-1-24 20:50 962 10 10 分类: FPGA/CPLD 文集: FPGA入门

Xilinx FPGA入门连载49FPGA片内RAM实例之功能仿真

特权同学,版权所有

配套例程和更多资料下载链接:

http://pan.baidu.com/s/1jGjAhEm

20160124204542794001.jpg

 

1 Xilinx库设置

         打开文件夹sp6ex18下的ISE工程。

如图所示,切换到“Design à Simulation”界面。鼠标选中“vtf_sp6.v”文件。

20160124204552911002.jpg

         此时,在“Processer:vtf_sp6”下,选择“Simulate Behavioral Model”,然后点击鼠标右键,弹出菜单中选择“Process Properties…”。

20160124204600886003.jpg

         如图所示,确认设置好在安装Modelsim过程中编译好的ISE Library路径。设定完成后点击“OK”回到ISE主界面。

20160124204608271004.jpg

 

2 功能仿真

         如图所示,双击“Simulate Behavioral Model”开始仿真。

20160124204617680005.jpg

         接着,Modelsim中我们可以查看读RAM的波形。

20160124204624279006.jpg

20160124204631271007.jpg

20160124204643561008.jpg

20160124204654653009.jpg

20160124204658442010.jpg

         RAM操作的规则大体可以归纳如下:

  写使能信号ram_wren拉高时,当前的地址Ram_addr和写入数据ram_wrdb有效,即ram_addr地址的写入数据ram_wrdb,如波形中往01地址写入数据56、往02地址写入数据57……。

  无论当前的写使能信号ram_wren是否有效,地址ram_addr对应的数据总是在下一个时钟周期出现在读数据总线ram_rddb上,如波形中01地址对应的数据5602地址对应的数据57……。

 

 

 

 

文章评论0条评论)

登录后参与讨论
我要评论
0
10
关闭 站长推荐上一条 /2 下一条