减少峰值EMI解决方案 | |||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
作者:房桦 日期:2001-1-1 来源:今日電子 | |||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
】 | |||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
W181系列是Cypress公司2000年推出的新器件(W181-01/02/03),该系列结合了PLL扩展频谱频率合成的最新技术,通过一个低频载波对输出进行频率调制,峰值EMI就会大幅度减弱。这种技术的应用使得系统能通过难度越来越大的EMI测试,而不用采用昂贵的屏蔽措施或因通不过而重新设计。 ---- 在系统中,EMI不仅在各类时钟线路中发生减弱,还在所有与时钟同步的信号中减弱。而且,使用此技术的好处也随着系统中地址和数据总线数量的增加而不断增加。
---- W181系列的主要特点有:在输出端产生最优的经减弱的EMI时钟信号;输出频率选择;可向下扩展-1.25%或-3.75%的输入;内部集成了环路滤波器元件;3.3V或5V工作电压;8引脚SOIC或14引脚TSSOP封装。
---- 关键技术规范有:工作电压:VDD=3.3V±5%或VDD=5V±10%;频率范围:28MHz≤Fin≤75MHz;晶振基准频率范围:28MHz≤Fin≤40MHz;周期偏差:300ps(最大);可选扩展比率:-1.25%或-3.75%;输出占空比:40/60%(最坏情况);输出上升及下降时间:5ns(最大)。
---- 管脚排列与管脚功能 ---- 功能描述 ---- 输入基准信号通过分频器除以Q后输入到鉴相器中。来自VCO的信号被反馈分频器除以P后也送到鉴相器中。PLL迫使VCO输出信号的频率发生变化直到被分频后的输出信号和被分频的基准信号在鉴相器的输入端匹配。输出频率等于基准频率的P/Q的比例倍(注意:对于W181,输出频率等于输入频率)。扩展频谱频率时钟发生的独特性在于一个调制波形在输入端经过叠加才进入VCO中,这使得VCO的输出能缓慢扫过预制频带。 ---- 使用SSFTG进行频率选择 ---- 扩展频谱定时信号的发生 ---- 调制波形 ---- Cypress的频率选择表通过两种方法表示了调制百分比,第一种方法是将扩展频带表示成程序控制平均输出频率的百分比,关于程序控制平均频率是对称。这种方法通常见于在频率扩展选择表中使用的公式fcenter±XMOD%。第二种方法是指定最大的工作频率和扩展频带作为其百分比。输出信号从频带的低端扫向最大频率。此方法的表达式为fmax-XMOD%。不论此表达式用在什么时候,都应确保最大频率不会超限。在时钟以最大时钟速度来驱动器件的应用中,这一点是很重要的。 ---- 应用指南 ---- VDO去耦对于减少相位抖动和EMI幅射都是很重要的,0.1μF去耦电容的放置应尽可能地接近VDD,否则布线的寄生电感会消去它的去耦能力。图5中的10μF去耦电容应是钽电容。为了更好地实现EMI保护,VDD的接入应穿过一个 |
文章评论(0条评论)
登录后参与讨论