-
用户1487038
2008-2-25 13:41
-
Quartus警告分析
-
1.Found clock-sensitive change during active clock edge at time time on register "name" 原因:vector source file中时钟敏感信号(如:数据,允许 ...
-
-
用户1487038
2008-1-30 11:48
-
51做的以太网板
-
已经做过实物出来,可以跑TCP,UDP,HTTP,可以让单片机过把上网瘾,哈哈,不说了,上图
-
-
用户1487038
2008-1-30 11:44
-
一直想亲手做个LED点阵的送给自己喜欢的女孩子
-
程序清单: ORG 00H LOOP: MOV A,#0FFH ;开机初始化,清除画面 MOV P0,A ;清除P0口 ANL P2,#00 ;清除P2口 MOV R2,#200 D100MS: MOV ...
-
-
用户1487038
2008-1-30 11:39
-
关于建立时间、保持时间的讨论
-
时钟周期为T,触发器D1的时钟沿到来到触发器Q变化的时间Tco(CLK--Q)最大为T1max,最小为T1min,逻辑组合电路的延迟时间最大为T2max,最小为T2min,问触发器D2的 ...
-
-
用户1487038
2008-1-23 14:42
-
同步复位和异步复位的比较
-
一、特点: 同步复位:顾名思义,同步复位就是指复位信号只有在时钟上升沿到来时,才能有效。否则,无法完成对系统的复位工作。用 Verilog 描述如下: ...
-
-
用户1487038
2008-1-23 12:49
-
多时域设计中,如何处理信号跨时域:
-
多时域设计中,如何处理信号跨时域: 情况比较多,如果简单回答的话就是:跨时域的信号要经过同步器同步,防止亚稳态传播。例如:时钟域1中的一个信号,要 ...
-
-
用户1487038
2008-1-23 12:46
-
QuartusII警告信息大解析(zz)
-
div class="t"_msgfont id="postmessage"_837283 转载 论坛 feihudiao 的帖子。:) 原文链接 http://www.edacn.net/bbs/thread-98633-1-1.html * ...
-
-
用户1487038
2008-1-23 12:46
-
QuartusII警告信息大解析(zz)
-
转载 论坛 feihudiao 的帖子。:) 原文链接 http://www.edacn.net/bbs/thread-98633-1-1.html ********************************************* ...
-
-
用户1487038
2008-1-23 12:43
-
FPGA设计流程(转)
-
1.设计输入 1)设计的行为或结构描述。 2)典型文本输入工具有UltraEdit-32和Editplus.exe.。 3)典型图形化输入工具-Mentor的Renoir。 4)我认为UltraEdit-32最佳。 ...
-
-
用户1487038
2008-1-23 12:42
-
ASIC与FPGA的区别(转)
-
ASIC:application specific integrated circuit专用集成电路,它是面向专门用途的电路。它可以分为全定制,定制,半定制,可编程ASIC。 FPGA :field prog ...
-
-
用户1487038
2008-1-23 12:41
-
LVDS技术原理和设计简
-
作者:南京中兴通讯研究所(210002) 张 健 南京邮电学院(210003) 吴晓冰 来源:《电子技术应用》 ...
-
-
用户1487038
2008-1-23 12:39
-
关于建立时间、保持时间的讨论
-
时钟周期为T,触发器D1的时钟沿到来到触发器Q变化的时间Tco(CLK--Q)最大为T1max,最小为T1min,逻辑组合电路的延迟时间最大为T2max,最小为T2min,问触发器D2的 ...
-
-
用户1487038
2008-1-23 09:10
-
一些关于微电子方面的笔试题(有答案)
-
FPGA 和 ASIC 的概念,他们的区别。(未知) 答案: FPGA 是可编程 ASIC 。 ASIC: 专用集成电路 ,它是面向专门用 ...
-
-
用户1487038
2008-1-23 09:00
-
转载:电子科大tony的工作经验
-
在公司里的几个月,做的项目其实不多,但是收获还是有一些,我觉得收获最大的是 设计理念的改变,这也是我这段时间最想总结的,我会在后面逐渐阐述。 版权 ...
-
-
用户1487038
2008-1-22 18:34
-
锁相环
-
1 .锁相环的基本组成 许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步,利用锁相环路就可以实现这个目的。 锁相环路是一种 ...
-
关闭
站长推荐
/3