社区首页
博客
论坛
文库
评测
芯语
活动
商城
更多
社区
论坛
博客
问答
评测中心
面包芯语
E币商城
社区活动
资讯
电子工程专辑
国际电子商情
电子技术设计
CEO专栏
eeTV
EE|Times全球联播
资源
在线研讨会
视频
白皮书
小测验
供应商资源
ASPENCORE Studio
EE直播间
活动
IIC Shanghai 2023
2023(第四届)国际 AIoT 生态发展大会
全球 MCU 生态发展大会
第四届临港半导体产业高峰论坛暨司南科技奖颁奖盛典
IIC Shenzhen 2023
第四届中国国际汽车电子高峰论坛
更多活动预告
杂志与服务
免费订阅杂志
电子工程专辑电子杂志
电子技术设计电子杂志
国际电子商情电子杂志
社区每月抽奖
登录|注册
帖子
帖子
博文
电子工程专辑
电子技术设计
国际电子商情
资料
白皮书
研讨会
芯语
文库
首页
分类
专题
技术白皮书
电子杂志
帮助
创建专题
上传文档
我的上传
我的下载
我的收藏
登录
下载首页
分类
专题
技术白皮书
帮助
面包板社区
博客
论坛
E币商城
面包芯语
帖子
帖子
博文
用户3894937
0
资源营收
2
下载消耗
他的下载
他的上传
他的收藏
他的专题
他的下载
他的上传
他的收藏
他的收藏
资料
专题
大型设计中 FPGA 的多时钟设计策略
利用FPGA实现大型设计时,可能需要FPGA具有以多个时钟运行的多重数据通路,这种多时钟FPGA设计必须特别小心,需要注意最大时钟速率、抖动、最大时钟数、异步时钟设计和时钟/数据关系。设计过程中最重要
上传时间:
2019-09-02
下载次数:
11
E币:
1
下载
上传
本网页已闲置超过10分钟,按键盘任意键或点击空白处,即可回到网页
X
最新资讯
端侧AI破局者:炬芯科技重塑音频芯未来
甲骨文高管批评美国AI出口管制草案:过度监管将把芯片市场拱手让给中国
四大合作揭秘新兴AI芯片设计模型
开启更绿色的未来:氮化镓技术引领能源效率革命
Intel也开始做汽车“MCU”了?详解Intel的汽车芯片哲学