热度 18
2009-8-26 14:06
1850 次阅读|
0 个评论
了解更多详情,请登陆: http://www.huanor.com 淘宝网址: http://shop36289907.taobao.com QQ: 1060087047 或者 871001268 手机: 13466617480 或者 15801405586 座机: 010-82534219 Email:huanor_sales@hotmail.com 地址:北京市海淀区中关村大街 28-1 号中海园电子市场地下一层 BF-198 【配套软件】 1 NiosII 开发工具,包括 NisoII 集成开发环境( IDE 7.2 ) GNU 工具 NiosII 指令仿真器( ISS ) 2 带有开发许可的 Micro uC/OS-II 实时操作系统及其 uCLinux Boot 3 LightWeightIP TCP/IP 堆栈 4 QuartusII 设计软件, 7.2 版 + SP2 补丁,支持全系列 CycloneI/II 芯片; 5 SoPC Builder 标准微处理器外设库 6 Microtronix NiosII Linux 开发包, 1.4 版本,支持 QuartusII7.2 和 NIOSII 7.2 7 FPGA/ASIC 设计资源,超过 1GB 的参考资料 8 所有接口控制器源代码,实验程序原代码 9 实验指导书,用户手册等 【设计文档】 1 开发板用户手册 2 开发板原理图( pdf 格式) 3 QuartusII 和 NIOSII IDE 安装指导和入门教程 4 Verilog HDL/VHDL 教学实验指导手册 5 NIOSII 嵌入式系统 L 教学实验指导手册 6 Modelsim 软件使用教程 7 华清远见 FPGA 培训视频与培训资源 8 主要芯片的数据手册和仿真模型( HDL 语言描述模型,用于系统仿真) 9 更多设计资源会通过 www.fpgaDev.com 网站来发布和更新 【 HDL 硬件设计开发实例】 RED CYCLONE 开发板 RCIII-CY2C20 VERILOG 程序设计 开发实验 1 前言 2 目录 3 CHAPTER 1 ALTERA QUATUSII 5.0 使用介绍 6 1 QUATUSII 设计过程 6 2 软件操作界面 7 3 建立工程 9 4 建立设计 11 4.1 使用 QUATUSII BLOCK EDITOR 建立原理图文件 13 4.2 使用 QUARTUS II TEXT EDITOR13 4.3 使用 QUARTUS II SYMBOL EDITOR14 4.4 使用 VERILOG HDL 、 VHDL 与 AHDL14 4.5 使用 ALTERA 宏功能模块 14 5 编译综合设计 15 6 分配设备与管脚 21 7 程序下载 24 8 调试与软件逻辑分析仪的使用 25 8.1 设置和运行 SIGNALTAP II 逻辑分析器 25 8.2 设置触发器 26 CHAPTER 2 数字电路与数字系统实验 28 实验一 通过蜂鸣器播放歌曲(熟悉开发环境与流程) 28 实验二 3/8 译码器 41 实验三 分频器 43 实验四 七段数码显示器设计 45 实验五 基于 LPM 核的正弦函数发生器 47 实验六 LCD 显示实验 62 实验七 RS-232 串口控制器 65 实验八 PS/2 键盘控制器实验 71 实验九 接口互连实验 76 扩展性实验 练习使用 LOGIC LOCK 功能 78 扩展性实验 SDRAM 控制器的实现 85 扩展性实验 SAA7113 视频解码芯片程序设计 97 【 NIOSII 设计开发实例】 第一部分 NIOSII 使用说明 2 1 NIOSII 介绍 2 2 NIOSII 设计流程 6 第二部分 NIOSII 上机实验 9 实验一 NIOSII 开发流程实例 ---LED 显示 9 实验二 标准 NIOSII 硬件系统的组建 36 实验三 实现 UART— JTAG 主机与 FPGA 之间的通信 46 实验四 SYSTEM ID 实验 49 实验五 实现串口通信 51 实验六 实现 LCD 显示 55 实验七 按键触发与计数器 57 实验八 简单数字钟 60 试验九 FLASH 功能测试实验 62 实验十 NIOSII 综合实验 【光盘配套实例】 1 梁祝音乐 2 跑马灯程序 3 拨码开关和 led 显示 4 按键开关和 led 显示 5 七段数码管扫描输出 6 液晶模块输出 verilog/VHDL 程序 7 串口输出 8 辅助串口输出 9 键盘输入液晶模块显示字符 10 键盘输入串口输出显示字符 11 38 译码器 12 分频器 13 正弦波发生器