了解更多详情,请登陆:http://www.huanor.com
淘宝网址:http://shop36289907.taobao.com
QQ: 1060087047或者871001268
手机:13466617480或者15801405586
座机:010-82534219
Email:huanor_sales@hotmail.com
地址:北京市海淀区中关村大街28-1号中海园电子市场地下一层BF-198
【配套软件】
1 NiosII开发工具,包括
>NisoII 集成开发环境(IDE 7.2)
>GNU工具
>NiosII指令仿真器(ISS)
2 带有开发许可的Micro uC/OS-II实时操作系统及其uCLinux Boot
3 LightWeightIP TCP/IP堆栈
4 QuartusII设计软件,7.2版 + SP2补丁,支持全系列CycloneI/II芯片;
5 SoPC Builder标准微处理器外设库
6 Microtronix NiosII Linux开发包,1.4版本,支持QuartusII7.2和NIOSII 7.2
7 FPGA/ASIC设计资源,超过1GB的参考资料
8 所有接口控制器源代码,实验程序原代码
9 实验指导书,用户手册等
【设计文档】
1 开发板用户手册
2 开发板原理图(pdf格式)
3 QuartusII和NIOSII IDE安装指导和入门教程
4 Verilog HDL/VHDL教学实验指导手册
5 NIOSII嵌入式系统L教学实验指导手册
6 Modelsim软件使用教程
7 华清远见FPGA培训视频与培训资源
8 主要芯片的数据手册和仿真模型(HDL语言描述模型,用于系统仿真)
9 更多设计资源会通过www.fpgaDev.com网站来发布和更新
【HDL硬件设计开发实例】
RED CYCLONE 开发板RCIII-CY2C20 VERILOG程序设计 开发实验1
前言2
目录3
CHAPTER 1 ALTERA QUATUSII 5.0使用介绍6
1 QUATUSII 设计过程6
2 软件操作界面7
3 建立工程9
4 建立设计11
4.1使用QUATUSII BLOCK EDITOR 建立原理图文件13
4.2使用 QUARTUS II TEXT EDITOR13
4.3使用 QUARTUS II SYMBOL EDITOR14
4.4使用 VERILOG HDL、VHDL 与 AHDL14
4.5使用ALTERA 宏功能模块14
5 编译综合设计15
6 分配设备与管脚21
7 程序下载24
8 调试与软件逻辑分析仪的使用25
8.1设置和运行 SIGNALTAP II 逻辑分析器25
8.2 设置触发器26
CHAPTER 2 数字电路与数字系统实验28
实验一 通过蜂鸣器播放歌曲(熟悉开发环境与流程)28
实验二 3/8 译码器41
实验三 分频器43
实验四 七段数码显示器设计45
实验五 基于LPM核的正弦函数发生器47
实验六 LCD显示实验62
实验七 RS-232串口控制器65
实验八 PS/2键盘控制器实验71
实验九 接口互连实验76
扩展性实验 练习使用LOGIC LOCK功能78
扩展性实验 SDRAM控制器的实现85
扩展性实验 SAA7113视频解码芯片程序设计97
【NIOSII设计开发实例】
第一部分 NIOSII使用说明 2
1 NIOSII 介绍 2
2 NIOSII 设计流程 6
第二部分 NIOSII上机实验 9
实验一 NIOSII 开发流程实例---LED显示 9
实验二 标准NIOSII硬件系统的组建 36
实验三 实现UART— JTAG主机与FPGA之间的通信 46
实验四 SYSTEM ID 实验 49
实验五 实现串口通信 51
实验六 实现LCD显示 55
实验七 按键触发与计数器 57
实验八 简单数字钟 60
试验九 FLASH功能测试实验 62
实验十 NIOSII综合实验
【光盘配套实例】
1 梁祝音乐
2 跑马灯程序
3 拨码开关和led显示
4 按键开关和led显示
5 七段数码管扫描输出
6 液晶模块输出verilog/VHDL程序
7 串口输出
8 辅助串口输出
9 键盘输入液晶模块显示字符
10 键盘输入串口输出显示字符
11 38译码器
12 分频器
13 正弦波发生器
文章评论(0条评论)
登录后参与讨论