tag 标签: iii

相关博文
  • 热度 28
    2012-9-27 15:22
    1506 次阅读|
    1 个评论
    最近在美国进行的一轮与苹果公司(Apple)的手机技术法律战中,三星公司(Samsung)可能是输了,但这没能阻止它对苹果展开新一轮的进攻,这次倚仗的是更公开的一种战术:整版大广告。 本周开始的这轮广告中,三星直指苹果,称自己的Galaxy手机是比新的iPhone 5更好的选择。 三星的新广告将Galaxy S III与iPhone 5做比较(左图)。iPhone爱好者对三星广告进行了戏仿。 尽管在广告中打击竞争者并不鲜见,但对一家刚刚输掉双方之间的法律纠纷并被判罚10亿美元的公司而言,三星广告中的语气却充满嘲讽。 一则广告将三星的新手机Galaxy S III与并列的iPhone 5作为主角。这则广告周末开始在纸媒出现,iPhone的图片放在右边,白色Galaxy手机放在左边,上面的大标题是“无需天才”。两部手机的下面均列出了性能列表。 三星的代表特丽·戴利(Teri Daley)称,“这是营销攻势,不是法律战。作为营销人员,我们关注的是教育消费者。我们感觉,在某种程度上他们被带进了死胡同,在那里创新其实早已停滞。” 广告中提到的“天才”可以理解成对苹果客户技术支持员工的嘲讽,因为他们工作的地方被称为“天才吧”(Genius Bars)。今年夏天,苹果曾展开了一轮以一名天才吧员工为主角的电视广告攻势。不过,这轮广告比较短命。 三星首席营销官托德·彭德尔顿(Todd Pendleton)称,这个“无需天才”的广告无意冒犯iPhone用户。他说,“苹果用户或是果粉,无论你们怎么称呼这些人,他们完全不是这则广告的靶子。如果你们看看广告的核心,它其实在展示一则创新故事。故事里更具创新性的产品是GS III。” 创新一直是两家公司纠纷的核心。8月份,加利福尼亚州的一个陪审团判决三星侵犯了苹果的一系列移动技术专利,并要求其向苹果支付10亿美元赔偿金。 在判决之后发表的声明中,三星显示,该公司仍然斗志昂扬。“很不幸,专利法不仅可以被曲解成授予一家公司垄断方形圆角外形的权利,还可以让它垄断三星等公司每天都在改进技术的权利,”三星称。该公司誓言称,败诉“既不是这宗案子的终结,也不是世界各地法院及仲裁机构中战斗的终结。一些法庭已经驳回了苹果的许多要求。” 彭德尔顿曾在一个访问中称,三星的这些新广告是始于6月的Galaxy S III广告攻势中的一部分。广告形式包括了电视、网络、纸媒和巴士站海报等户外广告。他还说,三星的主要市场是在芝加哥、达拉斯、洛杉矶、旧金山和纽约。 9月9日,即苹果发布新iPhone的几天之前,三星在报纸上刊登的广告标题叫做“下一个大产品已经问世”(The Next Big Thing Is Already Here)。三星曾在2011年使用了类似的标语“下一个大产品问世了”(The Next Big Thing Is Here)来宣传自家的4G设备和Galaxy S II。当时的电视广告展示了等候苹果最新设备的排队人群,而三星用户则在炫耀自己手中手机的功能。 在最近的广告文案中加入“已经”标志着三星品牌对iPhone 5上市的重视。科技博客Gizmodo发表了苹果爱好者回应三星最新广告的自制广告集锦。标题包括“别满足于廉价塑料”和“在中学里,无需天才就能明白谁就是在欺负人。” 苹果拒绝评论三星的广告,但过去也曾制作嘲笑竞争敌手的广告。 肯·西格尔(KenSegall)是苹果的“另辟蹊径”营销活动背后的广告大师,并撰写了以苹果为主题的书籍《狂简单》(InsanelySimple)。他表示,随着时间的推移,苹果学会了在嘲笑竞争对手的广告中加入一丝幽默元素。比如在以前的“弄台Mac”电视广告中,胖乎乎的约翰·霍奇曼(John Hodgman)扮演的PC与英俊的贾斯汀·朗(Justin Long)扮演的Mac进行了滑稽的互相攻击。 虽然在给无线设备打广告上苹果比三星花费更多,但根据WPP分支机构Kantar Media的说法,两家公司去年都在这方面增加了广告开支。今年1月到6月,在移动产品广告上,苹果花费了1.931亿美元,而三星则花费了9990万美元。2011年同期,苹果花费了1.041亿美元,而三星花费了695万美元。 广告机构Young Laramore的总裁汤姆·德纳里(Tom Denari)称,三星的广告使人想起百事(Pepsi)与可口可乐(Coke)在20世纪70和80年代进行的广告战。 “这是典型的挑战者策略。为了吸引别人对自己的注意,第二名向头名发起攻击,”德纳里说。 所有品牌都想要苹果产品爱好者的那种忠诚度,德纳里还说,“由于这些爱好者将自己与品牌紧密相连,他们感到三星不仅在攻击苹果,自己也被人身攻击了。”(纽约时报)
  • 热度 27
    2012-5-15 11:20
    2368 次阅读|
    0 个评论
    Visa正式宣布三星最新推出的Galaxy S III,将成为2012年伦敦奥运的官方智能型手机,与其他业者连手为运动员提供NFC支付服务。 上周才刚发表的Galaxy S III是三星的旗舰款Android系统智能型手机,搭载4.8吋的超大高画质软性AMOLED屏幕、四核心处理器、八百万画素相机、及32GB的内建内存,此外还有眼球追踪、分享软件等多样功能。Visa将与三星合作推出限量版的奥运Galaxy S III机款。 可想见的是,Visa特别着重手机上的NFC功能,将特别版本的「payWave」Android应用程序与Galaxy S III结合,于伦敦市内及奥运官方地点提供参赛运动员非接触式支付服务。为促进支付服务,Visa想在全英国设置超过14万个非接触式终端机,并已确保出租车、零售业者、及奥运村都配备了它的技术。 Visa的「payWave」技术需要消费者持用支持NFC功能的手机至非接触式读取器前购买商品。届时,「payWave」app针对消费金额15英镑以下的交易不会要求任何额外的手续,但超过15英镑的交易则需输入密码。此外,用户也可实时查询他们的近期交易与帐户余额。 转自:http://www.bnext.com.tw/focus/view/cid/103/id/23177 欢迎大家留言评论。
  • 热度 21
    2012-5-15 10:41
    1471 次阅读|
    0 个评论
    Visa正式宣布三星最新推出的Galaxy S III,将成为2012年伦敦奥运的官方智能型手机,与其他业者连手为运动员提供NFC支付服务。 上周才刚发表的Galaxy S III是三星的旗舰款Android系统智能型手机,搭载4.8吋的超大高画质软性AMOLED屏幕、四核心处理器、八百万画素相机、及32GB的内建内存,此外还有眼球追踪、分享软件等多样功能。Visa将与三星合作推出限量版的奥运Galaxy S III机款。 可想见的是,Visa特别着重手机上的NFC功能,将特别版本的「payWave」Android应用程序与Galaxy S III结合,于伦敦市内及奥运官方地点提供参赛运动员非接触式支付服务。为促进支付服务,Visa想在全英国设置超过14万个非接触式终端机,并已确保出租车、零售业者、及奥运村都配备了它的技术。 Visa的「payWave」技术需要消费者持用支持NFC功能的手机至非接触式读取器前购买商品。届时,「payWave」app针对消费金额15英镑以下的交易不会要求任何额外的手续,但超过15英镑的交易则需输入密码。此外,用户也可实时查询他们的近期交易与帐户余额。 转自: http://www.bnext.com.tw/focus/view/cid/103/id/23177 欢迎大家留言评论。
  • 热度 15
    2011-12-8 13:37
    2543 次阅读|
    0 个评论
    来源: http://x13382036813.blog.163.com/blog/static/12897506020091026111910823/        前两天邮箱里收到订阅的Micrium的邮件,一看还有一点点小吃惊,大家熟悉的嵌入式实时操作系统uC/OS-II的最新版本uC/OS-III即将发布!        uC/OS-II作为一款源代码开放的RTOS,相信是很多人学习嵌入式操作系统的入门首选。当然我也不例外,看uC/OS-II有一小段时间了,多少也算入了点门。最近抽空在看一本介绍嵌入式实时操作系统编程的书,感觉质量还是比较高的,作者通过具体的例子讲解了任务划分等一些实际编程中常会遇到的问题,相信配合着那本著名的由uC/OS-II作者写的《嵌入式实时操作系统uC/OS-II》一起看的话,效果一定会很好。这本书书名是《基于嵌入式实时操作系统的程序设计技术》,作者周航慈,北航出的,大家有空的话可以翻一下。        以下是我收到的那份Micrium的信,有关 uC/OS-III的, 自己把它翻译过来了。翻得可能次了点,不少地方理解了意思但是不知道用中文怎么说。大家凑合看吧,见谅,呵呵。     Micrium  发布了嵌入式实时操作系统 uC/OS-III ,它的特性如下:抢先式多任务处理,无数目限制的任务及优先级,时间片轮番调度法允许多任务具有相同的优先级。新的 uC/OS-III 支持 ARM7/9 , Cortex-Mx , Nios-II , Power PC , Coldfire , i.MX , Microblaze , H8 , SH , M16C , Blackfin 等多种处理器。目前在 Q2 上的测试正在进行中,正式产品将在 2009 年三季度发布。 uC/OS-III 将最终定价于 9995 美元。 抢先式多任务处理内核        uC/OS-III 总是先运行已就绪的最重要的任务。 uC/OS-III 可以支持不限数目的任务,并允许被监视的任务在运行时增加其栈的大小。 uC/OS-III 同时支持不限数目的任务优先级。 时间片论调度        uC/OS-III 允许多个任务运行在同一个优先级上,每个任务都拥有一个用户指定的运行时间周期。每个任务都可以被指定其自己的时间量,并且当不需要其全部的时间量的时候,任务可以放弃其拥有的时间片。 uC/OS-III 同时支持不限数目的内核事件,如任务、信号量、互斥体、事件标志、消息队列、计时器和内存分配等。 uC/OS-III 通常在运行时是可配置的。 几乎为零的中断禁止时间        uC/OS-III 拥有大量的内部数据结构体和变量需要被访问。对这些关键区域的保护是通过锁定调度程序而不是关中断来实现的。中断几乎只被禁止了零时钟周期,这保证了实时操作系统可以对那些最快的中断做出响应。  
  • 热度 23
    2011-11-26 12:04
    5993 次阅读|
    4 个评论
    硬件环境:官方Nios II Embedded Evaluation Kit, Cyclone III Edition 软件环境:QII 11.0  NIOS 11.0 SOPC:nios ii/e(jtag debug module level 1),onchip ram,pio,外部FLASH 问题:可以将程序下载到外部FLASH,复位也能正常运行,但debug as nios ii hardware时出现如下问题: Using cable "USB-Blaster ", device 1, instance 0x00 Processor is already paused Reading System ID at address 0x00000270: verified Listening on port 1923 for connection from GDB: 59saccepted However, I then get the following messages: mi_cmd_stack_list_frames: No stack. No symbol "new" in current context. Warning: Cannot insert breakpoint 1. Error accessing memory address 0x16714: Unknown error 4294967295.   解决方法:将nios ii/e(jtag debug module level 1)换成nios ii/f(jtag debug module level 2)
相关资源
  • 所需E币: 1
    时间: 2023-5-9 14:30
    大小: 54.85MB
    (日语)QuantumComputationandQuantumInformationI&II,原著MichaelA.Nielsen&IsaacL.Chuang,日译木村达也
  • 所需E币: 3
    时间: 2023-1-11 12:48
    大小: 598.52KB
    上传者: 张红川
    基于CycloneIII的老年人健康监护系统研制
  • 所需E币: 1
    时间: 2021-6-30 13:52
    大小: 1.52MB
    上传者: 洱语
    FPD_LINKIII
  • 所需E币: 1
    时间: 2021-3-20 20:53
    大小: 50.43MB
    上传者: samewell
    AnalogCircuitDesignIII-DesignNoteCollection
  • 所需E币: 0
    时间: 2020-9-19 20:07
    大小: 49.51MB
    上传者: bwj312
    AnalogCircuitDesignIII-DesignNoteCollection
  • 所需E币: 0
    时间: 2020-9-18 23:27
    大小: 52.47MB
    上传者: LGWU1995
    AnalogCircuitDesignIII-DesignNoteCollection
  • 所需E币: 5
    时间: 2019-12-26 00:24
    大小: 84.32KB
    上传者: 16245458_qq.com
    ARMMPEG-2AudioLayerIIIDecoder……
  • 所需E币: 3
    时间: 2019-12-26 00:24
    大小: 18.46KB
    上传者: 238112554_qq
    ARMMPEG1&2AudioLayerIII(MP3)Decode……
  • 所需E币: 4
    时间: 2019-12-27 21:01
    大小: 443.22KB
    上传者: wsu_w_hotmail.com
    本手册提供的使用TEA1752T与TEA1791T的90瓦笔记本适配器器元件清单规格,性能,原理图,材料及印刷电路板布局。UM1040390WattnotebookadapterwithTEA1752TandTEA1791TRev.01―28May2010UsermanualDocumentinformationInfoContentKeywordsGreenChipIII,TEA1752T,GreenChipSR,TEA1791T,PFC,flyback,synchronousrectification,highefficiency,adapter,notebook,PCpowerAbstractThismanualprovidesthespecification,performance,schematics,billofmaterialsandPCBlayoutofa90WnotebookadapterusingtheTEA1752TandTEA1791T.FordesigndetailsontheTEA1752TandTEA1791Tpleaserefertotheapplicationnotes.NXPSemiconductors……
  • 所需E币: 4
    时间: 2019-12-27 21:01
    大小: 780.68KB
    上传者: 二不过三
    本手册提供的使用TEA1751T与TEA1791T的90瓦笔记本适配器器元件清单规格,性能,原理图,材料及印刷电路板布局。UM1039190WattnotebookadapterwithTEA1751TandTEA1791TRev.01―20April2010UsermanualDocumentinformationInfoContentKeywordsGreenChipIII,TEA1751T,GreenChipSR,TEA1791T,PFC,flyback,synchronousrectification,highefficiency,adapter,notebook,PCpowerAbstractThismanualprovidesthespecification,performance,schematics,billofmaterialsandPCBlayoutofa90WnotebookadapterwiththeTEA1751TandTEA1791T.FordesigndetailsontheTEA1751TandTEA1791Tpleaserefertotheapplicationnotes.NXPSemiconductors……
  • 所需E币: 3
    时间: 2019-12-27 21:02
    大小: 992.82KB
    上传者: quw431979_163.com
    本手册提供了基于TEA1753,TEA1703和TEA1791的90瓦笔记本适配器的规格,性能,原理图,法案材料及印刷电路板布局。UM1044490WnotebookadapterwithTEA1753,TEA1703andTEA1791Rev.1―4April2011UsermanualDocumentinformationInfoContentKeywordsGreenChipIII,TEA1753,GreenChipcontrolIC,TEA1703,GreenChipSR,TEA1791,PFC,flyback,synchronousrectification,highefficiency,Power-downfunctionalityforverylowstandbypower,adapter,notebook,PCpowerAbstractThismanualprovidesthespecification,performance,schematics,billofmaterialsandPCBlayoutofa90WnotebookadapterusingtheTEA1753,TEA1703andTEA1791.Pleaserefertotherelevantapplicationn……
  • 所需E币: 5
    时间: 2019-12-25 17:34
    大小: 572.17KB
    上传者: 16245458_qq.com
    StratixIIIFPGASignalIntegrity……
  • 所需E币: 4
    时间: 2019-12-25 17:33
    大小: 800.84KB
    上传者: 2iot
    RobustSEUMitigationWithStratixIIIFPGAs……
  • 所需E币: 4
    时间: 2019-12-25 17:33
    大小: 1.73MB
    上传者: wsu_w_hotmail.com
    StratixIIIProgrammablePower……
  • 所需E币: 3
    时间: 2019-12-25 17:33
    大小: 287.79KB
    上传者: 238112554_qq
    DesignSecurityinStratixIIIDevices……
  • 所需E币: 3
    时间: 2019-12-25 17:30
    大小: 293.71KB
    上传者: wsu_w_hotmail.com
    在高清晰LCDHDTV中使用CycloneIIIFPGA……
  • 所需E币: 3
    时间: 2019-12-25 17:30
    大小: 346.09KB
    上传者: 2iot
    在65nmCycloneIIIFPGA中实现低功耗……
  • 所需E币: 3
    时间: 2020-1-4 12:12
    大小: 807.61KB
    上传者: wsu_w_hotmail.com
    随着65-nmCyclone®III系列的推出,在对成本敏感的大批量应用中,Altera帮助设计人员进一步提高了设计能力。过渡到65-nm工艺节点具有小工艺尺寸的优点:更低的成本、更好的性能以及更大的逻辑容量。然而,除了这些优点之外,65-nm艺也带来了和功耗相关的新挑战。本白皮书阐述Altera是怎样保持65-nm器件性能不变,甚至超过同类90-nm器件,同时大大降低其静态和动态功耗的。白皮书在65-nmCycloneIIIFPGA中实现低功耗随着65-nmCycloneIII系列的推出,在对成本敏感的大批量应用中,Altera帮助设计人员进一步提高了设计能力。过渡到65-nm工艺节点具有小工艺尺寸的优点:更低的成本、更好的性能以及更大的逻辑容量。然而,除了这些优点之外,65-nm艺也带来了和功耗相关的新挑战。本白皮书阐述Altera是怎样保持65-nm器件性能不变,甚至超过同类90-nm器件,同时大大降低其静态和动态功耗的。引言传统上,人们总是期望新一代FPGA具有更好的特性和性能。然而,设计人员必须将这些新特性和性能在相同的尺寸(甚至更小)上实现,并且保持功耗不变。此外,某些应用还有必须要满足的特殊功耗要求。结果,功耗在设计人员的FPGA选择标准中扮演了越来越重要的角色。为了能够以最低的功耗来实现65-nm工艺节点的低成本和高性能特性,Altera结合芯片工艺优化和QuartusIIPowerPlay功耗分析以及优化技术,生产了业界功耗最低的低成本65-nmFPGA―CycloneIII。降低功耗的优势实现低功耗目标不但使器件保持良好的工作状态,而且还有很多优势。当然,器件需要按照规范来工作以满足性能和可靠性要求,实现这些目标对整个系统都有积极的影响。降低FPGA功耗对系统设计的好处立竿见影。降低供电要求可以采用更少的元件实现成本更低的电源供电系统,从而减少了PCB面积……
  • 所需E币: 4
    时间: 2020-1-4 12:12
    大小: 2.02MB
    上传者: 978461154_qq
    芯片制造商对提高器件性能、降低功耗有着不懈的追求,为65nm工艺节点带来了新的挑战。采用目前最新的技术,AlteraStratixIIIFPGA利用前一代90nmStratixIIFPGA灵活的逻辑结构,结合创新的低功耗技术,充分发挥了QuartusII开发软件中全集成高效基本体系结构的优势。借助StratixIII的性能优势,设计人员不但缩短了设计周期,降低了成本,而且能够以极低的功耗实现大型设计。……
  • 所需E币: 4
    时间: 2020-1-4 12:12
    大小: 920.96KB
    上传者: 二不过三
    随着器件开关速率的提高以及器件引脚数量的增多,信号和电源完整性成为非常突出的问题,它既可以成就一个系统也可能毁掉一个系统。在90nm工艺技术上工作良好的芯片设计未必能够适应65nm芯片。较差的信号完整性降低了可靠性,劣化了系统性能,最糟糕的情况下会导致系统彻底失败。在前代StratixII系列基础上,Stratix®IIIFPGA进行了全面改进,提高了信号和电源完整性。这些改进包括管芯和封装级信号回路优化,其8:1:1用户I/O至地/电源比降低了环路电感;改进的去耦合方案;动态片内匹配(OCT);可编程LVDS缓冲;以及新的摆率和交差输出延迟控制功能,这一功能使设计人员可以控制器件的噪声电平。本白皮书介绍Altera®StratixIIIFPGA的这些新特性和改进措施是怎样通过提高信号和电源完整性,简化印刷电路板(PCB)设计来解决这些问题,帮助客户进行系统设计的。白皮书StratixIIIFPGA信号完整性随着器件开关速率的提高以及器件引脚数量的增多,信号和电源完整性成为非常突出的问题,它既可以成就一个系统也可能毁掉一个系统。在90nm工艺技术上工作良好的芯片设计未必能够适应65nm芯片。较差的信号完整性降低了可靠性,劣化了系统性能,最糟糕的情况下会导致系统彻底失败。在前代StratixII系列基础上,StratixIIIFPGA进行了全面改进,提高了信号和电源完整性。这些改进包括管芯和封装级信号回路优化,其8:1:1用户I/O至地/电源比降低了环路电感;改进的去耦合方案;动态片内匹配(OCT);可编程LVDS缓冲;以及新的摆率和交差输出延迟控制功能,这一功能使设计人员可以控制器件的噪声电平。本白皮书介绍AlteraStratixIIIFPGA的这些新特性和改进措施是怎样通过提高信号和电源完整性,简化印刷电路板(PCB)设计来解决这些问题,帮助客户进行系统设计的。引言当今的系统需要更高的性能和更大的带宽,促使器件采用更快的开关速率和更多的引脚,特别是在FPGA中,引脚以成百的数量增加。系统运行在吉赫兹速率上时,时序余量下降,而器件边沿速率增大,杂散电容电感对器件信号和电源完整性的影响成为设计人员最关心的问题。交叉串扰、振铃、同时开关噪声(SSN)、反射、抖动,以及由于传输线效应导致的信号衰减等现象妨碍了信号完整性,增加了PCB……