tag 标签: turbo码

相关资源
  • 所需E币: 5
    时间: 2019-12-25 15:23
    大小: 222.82KB
    上传者: 16245458_qq.com
    介绍了基于常变量可编程状态机(KCPSM)的Turo译码器的设计.在该设计中采用Xilinx公司的嵌入式处理器IP核作为主控单元,使译码器的译码参数可根据使用情况通过程序进行调整,并在对硬件结构分析的基础上说明了KCPSM控制系统的设计方法.基于KCPSM的Turbo译码器设计熊净宇,赵明,杨海斌(清华大学信息技术研究院无线中心,北京100084)摘要:介绍了基于常变量可编程状态机(KCPSM)的n曲。译码器的设计。在该设计中采用Xilinx公司的嵌入式处理器IP核作为主控单元,使译码器的译码参数可根据使用情况通过程序进行调整,并在对硬件结构分析的基础上说明了KCPSM控制系统的设计方法。关键词:KCPSMTurbo码嵌入式处理器1993年BerrouC.等学者提出的Tu蝙码将卷积编序列的相关性,有效地实现了随机性编码;在译码时采取码和随机交织结合在一起实现了随机编码的思想…,并了迭代译码的思想,使其性能可以接近香农理论的极限。且采用了软输入软输出(SIS0)迭代译码的最大似然译Turbo码的迭代反馈译码结构如图1所示【21。图中,码算法,从而使其译码性能接近于Sh明non理论的极……
  • 所需E币: 4
    时间: 2019-12-25 15:23
    大小: 276.98KB
    上传者: rdg1993
    给出了低复杂度和低延迟的Turbo码编译码的FPGA实现方案,方案中分量码译码算法采用Max-Log-Map算法.基于提出的设计方案,在Xilinx的FPGA芯片上实现了帧长在64~1024之间可变的短帧长Turbo编译码模块.仿真和测试结果表明,该模块的误码率性能优良、译码延时较小、数据吞吐量大,可用于低信噪比条件下突发数据通信中的差错控制.突发通信中Turbo码的FPGA实现沈业兵,罗常青,安建平,程波(北京理工大学电子工程系通信与网络实验室,北京100081)摘要:给出了低复杂度和低延迟的Turbo码编译码的FPGA实现方案,方案中分量码译码算法采用MaX―L09―Map算法。基于提出的设计方案,在Xilinx的FPGA芯片上实现了帧长在64―1024之间可变的短帧长Turbo编译码模块。仿真和测试结果表明,该模块的误码率性能优良、译码延时较小、数据吞吐量大,可用于低信噪比条件下突发数据通信中的差错控制。关键词:Turbo码FPGAMa)【一kg―M印算法突发通信Turbo码是一种低信噪比条件下也能达到优异纠错生成的准备过程。编码时,信息序列被依次写入双口性能的信道编码。早期为了强调Turbo码接近香农限的RAM,待写完一帧数据后,地址产生器开始生成顺序地优异性能,研究的码字长度非常大【l以J,存在译码复杂度址和交织地址。双口RAM按两个地址读取信息序列X大、译码时延长等问题。突发数据通信以传输中小长度和交织后的信息序列X’进行RSC编码;最后编码器输的数据报文业务为主,所以突发通信中的Tudbo码的码出系统位X和校验位P0和P。。……