tag 标签: HSPICE

相关博文
  • 热度 22
    2014-11-2 01:29
    2123 次阅读|
    0 个评论
    通过一个3200Mbps LPDDR4接口将一个应用处理器连接至DRAM芯片,其难度不亚于2600MHz 4G LTE天线的布线工作。虽然RF前端采用了陶瓷封装,并在各个抗电磁干扰模块中进行了精心布线,但数字信号会穿过球栅阵列封装和高密度小型印刷电路板(PCB),从而使它们更容易受到高频影响。随着数据速率增至甚至超出千兆范围,PCB印制线不能再被视为简单的导体。铜印制线的寄生电阻、电容和电感使其成为一条传输线,从而产生数字设计中通常不去考虑的各类高频效应。例如,由于集肤效应,信号的高频成分要比低频成分经历更大的衰减,从而导致信号失真。平行铜印制线之间的电感和电容会导致串扰,而大开关电流会导致接地反弹。误码率(BER)将会上升,因为更多比特将被解析为“0”或“1”。因此,为了确保信号完整性,需要对PCB印制线的传输线效应以及封装、连接器和电缆的频率响应进行全面分析。通过减少PCB原型设计与测量的大量迭代次数,精准的PCB级SPICE分析可节省时间和金钱。 图1显示了一个内存接口,它是多千兆芯片间通信的一个典型例子。相同的概念也适用于USB 3.0、HDMI、多千兆Ethernet设备等高速串行I/O。通信通道由芯片的I/O模型、封装、连接器及电缆的散射参数(S参数)模型以及印制线的损耗耦合传输线模型构成。I/O模型由芯片厂商提供。简单的I/O缓存器可以用IBIS模型精确表示。配备有源预加重和均衡功能的更加复杂的I/O电路通常采用经过加密的晶体管级HSPICE网表的形式,或者采用源于晶体管级表示的IBIS-AMI模型。作为晶体管级仿真的黄金参考模型,HSPICE使用经过晶圆厂认证的晶体管模型提供最为精确的I/O电路行为。不仅如此,大多数芯片厂商使用HSPICE来验证他们的IBIS和IBIS-AMI模型。因此,在电路板一级使用HSPICE最符合芯片厂商的意图。对于IBIS-AMI模型而言,HSPICE具备独特优势,除了逐比特和统计眼图模式之外,它还能在真正的瞬态模式下模拟这些模型。 图1:用于信号完整性分析的典型系统配置。 PCB印制线的损耗耦合传输线可以采用多种方法提取,其中最简单的方法就是使用HSPICE W元件。W元件读入PCB的属性和平行印制线的尺寸,然后使用一个内置的2D解算器提取传输线响应。该模型能够精确表示与频率有关的损耗和耦合,而且不限制耦合线路的数量,可确保系统的被动性和因果关系。大多数PCB布局工具能够提取印制线几何图形,并在HSPICE网表中自动生成W元件模型。第三方准静态2.5D场解算器也可用于生成PCB印制线的宽带模型。取决于所使用的场解算器,这些模型能够以RLGC表的形式被插入到W元件中。对于关键布局,全波长解算器可用于提取PCB印制线的频率响应,即S参数,后者也可用作W元件的输入。 《电子技术设计》网站版权所有,谢绝转载 封装、连接器及电缆的S参数模型由组件厂商提供,或由一个网络分析仪测量,或由一个3D电磁场解算器提取。无论哪种情况,S参数模型都能提供一个可靠的组件线性表示,将其分布式本质以及任何与频率相关的行为考虑在内。通过观察史密斯图上的S参数,可以深入了解这些分布式系统,超过使用电路图中的集总元件所能获取的信息。但是,这里存在一个挑战。S参数是频率域模型,原本是为RF和微波设备而发明的,而数字多千兆系统的信号完整性分析主要是在时间域中进行的。HSPICE S元件采用最先进的自动有理函数模型生成技术克服了这个挑战。此外,HSPICE通过部署多时延增强型有理函数模型,捕获长达数米的数据线(如HDMI线)的复杂高频行为。HSPICE利用现代处理器中的并行计算技术精确高速地模拟大型(500端口以上)S参数模型。除了在电路仿真中使用S参数以外,HSPICE还支持多端口线性网络分析(.LIN),它可以从任意电路类型提取S参数。 图2:与S参数打交道不仅仅是进行瞬态分析。 S参数模型的灵活性和可靠性有时会因某些S参数质量欠缺而下降。低质量的S参数模型有可能产生较差的仿真结果。质量问题包括但不限于:违反被动性、粗糙的频率抽样和较窄的频率带宽。例如,某个S参数模型的起始频率有可能很高,以至于无法捕获低频瞬态行为;或者其结束频率有可能很低,以至于无法捕获数字转换的高频成分。HSPICE包含一个独立的S参数实用程序,它能够采用不同的方法操作S参数,以确保S参数模型的质量。图2显示了HSPICE如何整合采用多端口线性网络分析(.LIN)的S参数提取、采用瞬态分析(.TRAN)的S参数仿真以及采用S参数实用程序(SPUTIL)的S参数质量保证。 图3:使用HSPICE S参数实用程序(SPUTIL)检查阻抗匹配。 SPUTIL提供众多便捷的S参数操作技术,例如,合并多个数据文件、被动性检查或执行、利用灵活的频点规范重新采样、文件格式转换等。例如,阻抗匹配是高速通道设计的一个重要要求。测试阻抗匹配的最快方法就是使用不同的参考阻抗观察S11。如图3所示,SPUTIL提供一种便捷的方法,使用一个简单脚本转换某个S参数集的参考阻抗。然后,通过观察史密斯图上的S11图找出最小的S11值,从而为设计通道终端阻抗提供一个良好的起点。 对于信号完整性分析中所使用的各种组件和模型的讨论到此结束,现在开始讨论各种分析技术。眼图分析技术被广泛用于评估高速通信通道。眼图将一个长数字比特序列的单位时间间隔叠加为一个紧凑形式,便于人们对系统进行皮秒级观察。生成被测目标系统的一个眼图、检查眼图开口和测量作为累计概率的BER是通道合规测试的关键组成部分。 《电子技术设计》网站版权所有,谢绝转载 HSPICE提供不同的技术,用于分析不同仿真速度和精度的眼图。评估多千兆系统的BER要求分析数百万个单位时间间隔。对这些长比特流进行瞬态分析需要耗费几个小时的时间,并产生很大的数据文件。可能需要数千次仿真才能覆盖通道优化设计。在HSPICE中生成逐比特和统计眼图将仿真时间从几个小时缩短至几秒钟,从而大幅提高通道设计效率。 HSPICE采用精确的瞬态分析计算出众多小比特模式的脉冲响应,然后使用统计方法迅速生成眼图,即概率密度函数(PDF)图,将所有可能的比特模式考虑在内,如图4所示。HSPICE通过观察眼图的垂直和水平横截面,自动提取抖动曲线。此外,HSPICE还根据PDF眼图自动生成误码率(BER)图。然后,可以通过提取BER的截面图观察浴缸曲线。HSPICE还捕获特定时刻的最短比特模式,它再现了最里面—换句话说“最坏的”—眼图碎片。在接下来的短瞬态分析中使用这个最坏的比特模式,就可以分析出眼图闭合的原因,然后改进设计。HSPICE能够提取具体比特位置的时间域波形,该技术可用于验证自适应均衡器设计。 图4:HSPICE统计眼图分析。 逐比特眼图分析采用一种快速瞬态技术为特定的比特模式生成眼图,而且所需时间仅为瞬态分析的几分之一,对于通道设计非常有用。瞬态分析可为签核提供最精确的眼图。在时间域瞬态分析中HSPICE支持所有类型的I/O模型,其中包括算法模型(IBIS-AMI)以及与频率有关的元件。并行计算技术被用于加快超长比特序列的仿真速度,同时又不牺牲精确度。 HSPICE具备一种独特能力,能够混用和匹配各类分析技术和模型,以便最好地匹配每一个通道设计和合规测试阶段。如图5所示,HSPICE将通道视为一个黑盒子,让用户能够放入任意组合的有源和无源设备。HSPICE还支持各种不同的发射器和接收器表示。例如,发射器可以是一个晶体管级I/O电路,而接收器可以是一个IBIS-AMI模型,反之亦然。在早期设计阶段,可以采用快速统计眼图分析评估与模式无关的发射器加重。对于此类分析,IBIS-AMI模型在发射器侧使用,只是为了使接收器成为一个理想化的接收器终端。随着设计的不断演进,可以采用逐比特仿真将理想化的接收器替换为一个算法模型,以便测试自适应均衡器如何通过调整其参数实现最大的眼图开口。然后,从逐比特分析切换至全面的瞬态分析,可以捕获通道中可能出现的任何非线性效应。在最后的验证阶段,很有可能使用到发射器和接收器缓存的全晶体管表示。HSPICE能够在同一个测试台上运行所有这些分析。 图5:在统计、逐比特和瞬态眼图分析中结合使用AMI和晶体管级模型。 《电子技术设计》网站版权所有,谢绝转载
相关资源
  • 所需E币: 1
    时间: 2021-3-16 22:28
    大小: 2.56MB
    上传者: ZHUANG
    基于LAKER和HSPICE软件的电源管理芯片设计
  • 所需E币: 5
    时间: 2019-12-28 20:15
    大小: 1.48MB
    上传者: 二不过三
    HSPICE_使用流程……
  • 所需E币: 4
    时间: 2019-12-28 21:29
    大小: 339.73KB
    上传者: wsu_w_hotmail.com
    HSpice软件学习进阶文档……
  • 所需E币: 3
    时间: 2019-12-28 21:44
    大小: 129.93KB
    上传者: quw431979_163.com
    设计了一种新型的基于第二代电流传输器CCⅡ-的超低功耗电流反馈运算放大器,并采用TSMC0.6μmCMOS工艺,利用Hspice对整个电路进行了仿真.在±1.5V电源电压工作条件下,该放大器的转换速率达到28.57V/μs,并且在闭环工作状态下具有恒定的带宽.一种超低功耗电流反馈运算放大器‘姚尧.陈向东,左兵(西南交通大学信息科学与技术学院微电子与固体电子研究所,四川成都610031)摘要:设计了一种新型的基于第二代电流传输器CCⅡ一的超低功耗电流反馈运算放大器,并采用稿MCO.6斗mcMOs工艺,利用H叩ice对整个电路进行了仿真。在±1.5V电源电压工作条件下.该放大器的转换速率达到28.57V,肛B,并且在闭环工作状态下具有恒定的带宽。关键词:低压低功耗电流传输器电流反馈运算放大器CMOSAcuI_rent―fbedbackop―ampswithultI-alowpowerYAOYa0,CHENXi孤gDo“g,ZUOBing(sch∞10fIIlf0唧如nscien∞&1khnol0盯,‰山w嘲Jiaot0IIgu山嘣嘶,cherlgdu……
  • 所需E币: 3
    时间: 2020-1-4 23:45
    大小: 87.26KB
    上传者: givh79_163.com
    CadenceHspiceSimulatorInterfaceGuide……
  • 所需E币: 3
    时间: 2020-1-9 15:16
    大小: 3.43MB
    上传者: rdg1993
    CMOS电路模拟与设计—基于Hspice(范例程序),CMOS电路模拟与设计—基于Hspice(范例程序)……
  • 所需E币: 3
    时间: 2020-1-10 10:25
    大小: 119.84KB
    上传者: wsu_w_hotmail.com
    HSPICE信号完整性应用举例中国PCB技术网网址:http://www.pcbtech.net电邮:pcbtech@pcbtech.netHSPICE信号完整性应用举例(作者:19245068Email:hht200309@163.com欢迎交流)在用HSPICE分析高速数字信号完整性过程中,一般把整个电路分成很多部分写成子电路或整理成库,需要这样做的包括,数据产生器、缓冲器、传输线、封装模型和连接器等等。如下图所示:而最主要的就是两个部分,其一是IBIS模型(.ibs文件,可以表示缓冲器及其内部封装寄生参数部分),其二是S参数模型(.snp文件,可以表示传输线、封装、连接器等等部分),本文将先介绍HSPICE关于IBIS的应用,然后介绍其关于IBIS模型和S参数混合仿真的例子。(1)假如有下面一拓扑结构有待仿真(IBIS应用例子):如图所示,每根传输线的特性阻抗为50欧,延迟为0.5ns,每段负载电容为8pf,IBIS文件采用mysimple_buffer.ibs,模型采用special_IO,类型为outputbuffer(见附录),下面只用SQsignalexplorer和HSPICE来进行仿真。①SQsignalexplorer其拓扑结构图如下:==专注PCB行业==-1-中国PCB技术网网址:http://www.pcbtech.net电邮:pcbtech@pcbtech.net其仿真波形如下:②HSPICE仿真网表如下:*IBISBufferTest.optionpost.tran0.01n50nvinin0pulse(0V5V0n1n1n8n20n)x1inoutbufferhh……
  • 所需E币: 4
    时间: 2020-1-10 10:28
    大小: 165.54KB
    上传者: 二不过三
    HSPICE中IBIS模型的应用中国PCB技术网网址:http://www.pcbtech.net电邮:pcbtech@pcbtech.netHSPICE中IBIS模型的应用(作者:19245068Email:hht200309@163.com欢迎交流)我们打算比较SQsignalexplorer和HSPICE用于IBIS模型仿真的结果,前者采用的是TLSIM仿真器,下面通过例子来说明。另外也辅之以Hyperlynx的结果进行相互比较。假如现在有一拓扑结构,它包括两个iobuffer(file=asic.ibs,model=iobuf2sup3vnoslew)和一根理想的传输线(其特性阻抗为100欧,延迟为2ns),分别用三种软件进行仿真。(1)SQsignalexplorer激励设为50MHz的脉冲,则输入端和输出端的波形如下:(2)Hyperlynx==专注PCB行业==-1-中国PCB技术网网址:http://www.pcbtech.net电邮:pcbtech@pcbtech.net对于同样的仿真拓扑结构:仿真结果如下:OSCILLOSCOPEDesignfile:UNNAMED0.TLNDesigner:???HyperLynxV7.56.100ProbeProbeProbeProbe1:U(A0)2:U(B0)1:U(A0)2:U(B0)(at(at(at(atpin)pin)pin)pin)5.1004.1003.1002.100(3)HSPICE仿真网表如下:*IBISmodelTest.optionpost.tran0.01……
  • 所需E币: 5
    时间: 2020-1-10 12:25
    大小: 166.17KB
    上传者: wsu_w_hotmail.com
    AppNote_wrap_HSPICEWrappingTransistor-LevelHPSICEIOModelsforUseinAllegroPCBSI:ApplicationNoteProductVersion15.2June20042004CadenceDesignSystems,Inc.Allrightsreserved.PrintedintheUnitedStatesofAmerica.CadenceDesignSystems,Inc.,555RiverOaksParkway,SanJose,CA95134,USATrademarks:TrademarksandservicemarksofCadenceDesignSystems,Inc.(Cadence)containedinthisdocumentareattributedtoCadencewiththeappropriatesymbol.ForqueriesregardingCadence’strademarks,contactthecorporatelegaldepartmentattheaddressshownaboveorcall800.862.4522.Allothertrademarksarethepropertyoftheirrespectiveholders.RestrictedPrintPermission:Thispublicationisprotectedbycopyrightandanyunauthorizeduseofthispublicationmayviolatecopyright,t……
  • 所需E币: 5
    时间: 2020-1-13 14:33
    大小: 1.24MB
    上传者: wsu_w_hotmail.com
    Synopsys_ns_hsim_xa_vDoption,simif_hspice……
  • 所需E币: 4
    时间: 2020-1-13 14:34
    大小: 2.25MB
    上传者: 978461154_qq
    simif_hspiceDiscoveryAMSSimulationInterfaceGuideforHSPICEVersionD-2010.03,March2010CopyrightNoticeandProprietaryInformationCopyright2009Synopsys,Inc.Allrightsreserved.ThissoftwareanddocumentationcontainconfidentialandproprietaryinformationthatisthepropertyofSynopsys,Inc.Thesoftwareanddocumentationarefurnishedunderalicenseagreementandmaybeusedorcopiedonlyinaccordancewiththetermsofthelicenseagreement.Nopartofthesoftwareanddocumentationmaybereproduced,transmitted,ortranslated,inanyformorbyanymeans,electronic,mechanical,manual,optical,orotherwise,withoutpriorwrittenpermissionofSynopsys,Inc.,orasexpresslyprovidedbythelicenseagreement.RighttoCopyDocumentationThelicenseagreementwithSynopsysp……
  • 所需E币: 4
    时间: 2020-1-14 09:43
    大小: 622.24KB
    上传者: 238112554_qq
    HSPICE第一章概论§1.1HSPICE简介随着微电子技术的迅速发展以及集成电路规模不断提高,对电路性能的设计要求越来越严格,这势必对用于大规模集成电路设计的EDA工具提出越来越高的要求。自1972年美国加利福尼亚大学柏克莱分校电机工程和计算机科学系开发的用于集成电路性能分析的电路模拟程序SPICE(SimulationProgramwithICEmphasis)诞生以来,为适应现代微电子工业的发展,各种用于集成电路设计的电路模拟分析工具不断涌现。HSPICE是Meta-Software公司为集成电路设计中的稳态分析,瞬态分析和频域分析等电路性能的模拟分析而开发的一个商业化通用电路模拟程序,它在柏克莱的SPICE(1972年推出),MicroSim公司的PSPICE(1984年推出)以及其它电路分析软件的基础上,又加入了一些新的功能,经过不断的改进,目前已被许多公司、大学和研究开发机构广泛应用。HSPICE可与许多主要的EDA设计工具,诸如Candence,Workview等兼容,能提供许多重要的针对集成电路性能的电路仿真和设计结果。采用HSPICE软件可以在直流到高于100MHz的微波频率范围内对电路作精确的仿真、分析和优化。在实际应用中,HSPICE能提供关键性的电路模拟和设计方案,并且应用HSPICE进行电路模拟时,其电路规模仅取决于用户计算机的实际存储器容量。§1.2HSPICE的特点与结构HSPICE除了具备绝大多数SPICE特性外,还具有许多新的特点,主要有:!优越的收敛性!精确的模型参数,包括许多Foundry模型参数!层次式节点命名和参考!基于模型和库单元的电路优化,逐项或同时进行AC,DC和瞬态分析中的优化……
  • 所需E币: 4
    时间: 2020-1-14 18:20
    大小: 377.6KB
    上传者: 二不过三
    Hspice资料,Hspice3DaysTraining……
  • 所需E币: 3
    时间: 2020-1-14 18:21
    大小: 377.6KB
    上传者: 978461154_qq
    续hspice,HspiceTraining……
  • 所需E币: 5
    时间: 2020-1-14 18:26
    大小: 783.93KB
    上传者: givh79_163.com
    hspice_command_ref,hspice_command_ref……
  • 所需E币: 4
    时间: 2020-1-14 18:26
    大小: 92.01KB
    上传者: wsu_w_hotmail.com
    Hspice语法手册,Hspice语法手册……
  • 所需E币: 5
    时间: 2020-1-14 18:26
    大小: 772.43KB
    上传者: rdg1993
    hspice培训资料,#CircuitSimulationandAnalysiswithHSPICE_台湾国研院晶片设计中心(版本2)……
  • 所需E币: 3
    时间: 2020-1-14 18:28
    大小: 792.89KB
    上传者: 二不过三
    hspice使用指南,hspice使用指南[1]……
  • 所需E币: 4
    时间: 2020-1-14 18:29
    大小: 536.86KB
    上传者: wsu_w_hotmail.com
    hspice教程,Hspice教程……
  • 所需E币: 4
    时间: 2020-1-14 18:32
    大小: 1.34MB
    上传者: 微风DS
    CircuitSimulationandAnalysiswithHSPICE_台湾国研院晶片设计中心(版本2)SPICE1.SPICEOverviewSPICE(09)BA*%;Jan.1999áTel:(03)5773693ext161Email:wjhsu@mbox.cic.edu.tw@ò×?§#9CICNationalScienceCouncilChipImplementationCenter1-1SPICE1.SPICEOverviewCourseObjectivesKnowBasicelementsforcircuitsimulationLearnthebasicusageofstandalonespicesimulatorsKnowtheconceptofdevicemodelsLearntheusageofwaveformtoolsAdvancedfeaturesofspicesimulator@ò×?§#9CICNationalScienceCouncilChipImplementationCenter1-2SPICE1.SPICEOverviewHSPICEPDFPS/usr/meta/cur/docs/hspice.pdf:/usr/meta/cur/docs/hspice.ps/usr/meta/cur/docs/hspice_rn98.2.pdf:/usr/meta/cur/docs/hspice_rn98.2.ps/usr/meta/cur/docs/avanwaves.pdf?4FurtherReadingHSPICEPDFPSMx\3;+?4HSPICE-awavesPDF?4……