tag 标签: 零功耗

相关博文
  • 热度 20
    2013-12-12 15:48
    2423 次阅读|
    2 个评论
      之前已经发表了一个与本文描述电路功能一样的文章,那时候用的器件主要是三极管。后来把那个电路给一同事参考,他分析之后说有一个缺点,就是用三极管和RC电路做延时,如果是在电池供电的情况下,电池电压发生变化,长按关机的延时时间也会变化。为了修正这个不足,这次改为用比较器和RC实现延时。有兴趣看原文章的可以找我之前发表的《零关机功耗软硬开关机电路(分立器件)》。   主电路和原来的一样,不同的主要是用到了一个比较器LM393。开机时,按下J1,比较器的VCC通过D2供电,   初始时刻比较器U1B的输入端V- V+,电流通过R2对C1充电,不到1S的时间使V+ V- ,比较器翻转输出高电平,Q2导通致使电源主开关Q1导通,外部供电通过D3维持比较器工作,实现自锁,这时候断开按键J1,开机完成。   关机时,长按J1,比较器U1A组成一个RC延时电路(该电路在我的另一篇文章《RC延时电路简要分析》里有详尽分析),这个延时电路实现的延时与输入电压无关,延时大概5秒之后,比较器U1A输出低电平,使比较器U1B的V+ V- ,从而三极管Q2截止,Q1断开,主电路断电。这时候放开J1,实现关机操作。   在这个电路中,比较器U1B从输出端到输入端V+接了一个1M欧的电阻R23,组成施密特比较器,旨在消除电压输出抖动。电容C1作为按键消抖并对电压波动有抗干扰作用,防止电压波动导致意外关机。R2和R13分压并且与5.1V基准电压作比较,可以实现简单的欠电压保护功能。当供电电压降至5.1V*((R2+R13)/R13)=8.8V时(忽略R23),电路会自动关断。   该电路本人在Multisim11.0仿真通过,暂时没有作硬件实测。本电路仍然存在不足之处,就是开机时,如果长按J1,电路开机5S之后会自动关断,为了正常使用,要避免这种操作情况。解决这个问题的办法可以加入类似RS触发器,但是会增加电路的复杂度,所以本人没有进一步追究。欢迎大家拍砖。
相关资源
  • 所需E币: 0
    时间: 2021-4-24 19:07
    大小: 100.02KB
    上传者: Argent
    随着FPGA技术的不断发展,许多消费类产品都嵌入了FPGA程序,ZYNQ架构属于主流,搜集的部分有关FPGA学习资料,希望对您有所帮助,欢迎下载。
  • 所需E币: 0
    时间: 2021-3-15 23:57
    大小: 23.22KB
    上传者: LGWU1995
    零功耗磁敏传感器技术资料.docx
  • 所需E币: 4
    时间: 2019-12-24 21:58
    大小: 893.57KB
    上传者: 微风DS
    以前,人们认为“可编程逻辑”并不意味着“低功耗”。然而,零功耗CPLD的出现改变了这一观点,这一技术使低功耗电子产品设计人员能够充分利用可编程逻辑的诸多优势。现在,CPLD不但能胜任于一般应用,而且零功耗CPLD还大大降低了便携式产品的总功耗。白皮书利用零功耗CPLD来有效降低便携式应用的功耗引言以前,人们认为“可编程逻辑”并不意味着“低功耗”。然而,零功耗CPLD的出现改变了这一观点,这一技术使低功耗电子产品设计人员能够充分利用可编程逻辑的诸多优势。现在,CPLD不但能胜任于一般应用,而且零功耗CPLD还大大降低了便携式产品的总功耗。通用CPLD应用第一组应用介绍了CPLD所胜任的功能。虽然这些不是专门针对降低功耗的,但是,使用低功耗CPLD来实现这些功能对功耗有积极的影响。例如,普通的CPLD功能是合并分立逻辑。这节省了PCB空间,降低了材料(BOM)成本,减小了总功耗。下面几节讨论一些常见的通用CPLD应用。上电排序在很多产品中,各种器件的上电顺序非常重要,使得上电排序成为关键功能。CPLD在系统上电几个毫秒内就开始工作,成为控制系统中各种器件上电排序的最佳选择,包括微处理器以及微控制器等(图1)。上电排序还只是低功耗CPLD能够完成的多种系统功能之一。可编程逻辑的最大价值在于将多种功能在一个器件中实现。图1.使用CPLD进行上电排序1.8V2.5V3.3VJTAG……
  • 所需E币: 3
    时间: 2019-12-24 21:58
    大小: 380.13KB
    上传者: 二不过三
    传统上,便携式系统设计人员一直使用ASIC和ASSP来实现便携式系统中的存储器接口、I/O扩展、上电排序、离散逻辑以及显示等功能。低成本、低功耗、散热和电路板面积要求限制了可编程逻辑在这些领域中的应用。然而,当今CPLD在低功耗和低成本以及小外形封装上的创新使可编程逻辑器件能够替代或者改进便携式应用中的ASIC、ASSP和分立器件。由于采用了基于查找表(LUT)的体系结构和创新技术来优化成本和功耗,最新的零功耗CPLD的特性和功能是老的宏单元产品所不具备的,这些特性包括:■单位电路板上的大容量逻辑■单位电路板上大量的I/O■片内电压稳压器和振荡器■自动关断和自动上电由于这些CPLD的成本非常低,而且特性突出,和老的CPLD方案相比,便携式系统设计人员能够将成本和功耗平均降低50%。结果,产品开发人员更灵活地把产品推向市场,而这是ASIC和ASSP做不到的。白皮书在便携式应用中,利用零功耗CPLD来降低系统总成本引言传统上,便携式系统设计人员一直使用ASIC和ASSP来实现便携式系统中的存储器接口、I/O扩展、上电排序、离散逻辑以及显示等功能。低成本、低功耗、散热和电路板面积要求限制了可编程逻辑在这些领域中的应用。然而,当今CPLD在低功耗和低成本以及小外形封装上的创新使可编程逻辑器件能够替代或者改进便携式应用中的ASIC、ASSP和分立器件。由于采用了基于查找表(LUT)的体系结构和创新技术来优化成本和功耗,最新的零功耗CPLD的特性和功能是老的宏单元产品所不具备的,这些特性包括:■单位电路板上的大容量逻辑■单位电路板上大量的I/O■片内电压稳压器和振荡器■自动关断和自动上电由于这些CPLD的成本非常低,而且特性突出,和老的CPLD方案相比,便携式系统设计人员能够将成本和功耗平均降低50%。结果,产品开发人员更灵活地把产品推向市场,而这是ASIC和ASSP做不到的。便携式系统面临的挑战随着对小型低价格产品(这些产品支持高级功能,电池供电时间较长)需求的不断增长,便携式系统得到了广泛应用。表1列出了便携式应用的部分最终市场和产品。表1.便携式市场和应用领域市场应用领域消费类和汽车……