资料
  • 资料
  • 专题
利用零功耗CPLD 来有效降低便携式应用的功耗
推荐星级:
时间:2019-12-24
大小:893.57KB
阅读数:274
上传用户:微风DS
查看他发布的资源
下载次数
0
所需E币
4
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
以前,人们认为“可编程逻辑”并不意味着“低功耗”。然而,零功耗CPLD 的出现改变了这一观点,这一技术使低功耗电子产品设计人员能够充分利用可编程逻辑的诸多优势。现在, CPLD 不但能胜任于一般应用,而且零功耗CPLD 还大大降低了便携式产品的总功耗。 白皮书 利用零功耗 CPLD 来有效降低便携式应用的功耗 引言 以前,人们认为 “可编程逻辑”并不意味着 “低功耗”。然而,零功耗 CPLD 的出现改变了这一观点,这 一技术使低功耗电子产品设计人员能够充分利用可编程逻辑的诸多优势。现在, CPLD 不但能胜任于一般 应用,而且零功耗 CPLD 还大大降低了便携式产品的总功耗。 通用 CPLD 应用 第一组应用介绍了 CPLD 所胜任的功能。虽然这些不是专门针对降低功耗的,但是,使用低功耗 CPLD 来 实现这些功能对功耗有积极的影响。例如,普通的 CPLD 功能是合并分立逻辑。这节省了 PCB 空间,降低 了材料 (BOM) 成本,减小了总功耗。下面几节讨论一些常见的通用 CPLD 应用。 上电排序 在很多产品中,各种器件的上电顺序非常重要,使得上电排序成为关键功能。 CPLD 在系统上电几个毫秒 内就开始工作,成为控制系统中各种器件上电排序的最佳选择,包括微处理器以及微控制器等 ( 图 1)。上 电排序还只是低功耗 CPLD 能够完成的多种系统功能之一。可编程逻辑的最大价值在于将多种功能在一个 器件中实现。 图 1. 使用 CPLD 进行上电排序 1.8V 2.5V 3.3V JTAG ……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书