tag 标签: 高速并行

相关资源
  • 所需E币: 3
    时间: 2019-12-25 15:33
    大小: 200.26KB
    上传者: 978461154_qq
    针对319卷积编码,提出一种Viterbi译码器的FPGA实现方案.该方案兼顾了资源消耗和译码效率,通过有效的时钟和存储介质复用,实现了高速并行的译码功能,并利用Verilog语言在XilinxISE6.2中进行了建模仿真和综合实现.基于FPGA的高速并行Viterbi译码器的设计与实现童琦,何洪路,吴明森(中国科学院上海微系统与信息技术研究所,上海200050)摘要:针对319卷积编码,提出一种Viterbi译码器的FPGA实现方案。该方案兼顾了资源消耗和译码效率,通过有效的时钟和存储介质复用,实现了高速并行的译码功能,并利用Verilog语言在Xil-inxIsE6.2中进行了建模仿真和综合实现。关键词:Viterbi译码路径值回溯数字通信中,降低数据传输的误码率及提高通信质量是关键问题。为了避免通信过程中的突发错误,常常引入卷积码。卷积码的译码方式中,viterbi译码是一种最大似然译码算法,与序列译码算法相比具有译码效率高、速度快及译码器实现结构简单的优点,是一种有效的前向纠错方法。传统的Viterbi译码方法,译码需要存储的路径值等信息均随约束长度成指数增长【l】,且受到硬件水平的限制,不可能实现较高码率的译码。随着微电子技术的发展、可编L―.。.―.――――。―――――――l程器件的广泛使用、开发工具的逐渐完善,以及在此基图1并行译码器结构图础上算法的研究改进,更高码率的译码实现成为可能。……