所需E币: 5
时间: 2020-1-4 12:52
大小: 232.1KB
介绍了基于TMS320C6713和AlteraEP2C20F256的高速实时数据采集处理系统的软硬件设计方案.该方案以TMS320C6713为核心处理器,用EP2C20F256实现输入输出FIFO.实验结果表明,在一定的算法复杂度的情况下,对信号的采样频率可达到6MHz,该方案完全可以满足大多数场合对数据采集及处理的精确度和实时性的要求.基于TMS320C6713和FPGA的高速实时采集系统的设计与实现林林,侯春萍,闫浩,柳鑫,林牲(天津大学电子信息工程学院,天津300072)摘要:介绍了基于TMS320C6713和AlteraEP2C20F256的高速实时数据采集处理系统的软硬件设计方案。该方案以TMS320C6713为核心处理器,用EP2C20F256实现输入输出FIFO。实验结果表明,在一定的算法复杂度的情况下,对信号的采样频率可达到6MHz,该方案完全可以满足大多数场合对数据采集及处理的精确度和实时性的要求。关键词:TMS320C6713EP2C20F256高速实时采集高速实时采集处理系统是现代以微处理器为核心址(8、16、32bit数据)。的各种控制、实时监控、实时信号处理系统的核心组成(3)L1,L2存储器结构,4KB一级程序缓存,4KB一部分。由于在控制、实时监控等领域对所监控信号精确级数据缓存,64KB二级缓存。度的要求越来越高,所以这种系统必须可以提供高速的(4)16个独立通道的EDMA,每个通道对应一个专采样速率,以满足在一定的时间内可以采集更多个采样用同步触发事件,使得EDMA可以被外设中断、EDMA……