热度 14
2015-5-2 12:51
1440 次阅读|
0 个评论
设计思路 1. 类 Gray 码介绍 类 Gray 码是一种循环二进制码,它们的主要特点是对计数方式加以约束,每次计数时相邻数之间只允许 1bit 变化,即发生零竞争,从根本上限制了多位同时变化带来的数据的不确定性,类 Gray 码应用在时序电路中可以防止竞争,以下是十六进制与类 Gray 码的对比: 2. 类 Gray 码模 9 递增卡诺图与表达式 由表( 2 )和表( 3 )我们不难发现计数器所需的基本单元有反相器,二输入与非门,三输入与非门。 同时需要 D 触发器,本实验设计了一带清零的 DFF ,由 DFF 加上基本门实现模 9 递增计数。 而运放则需要电容电阻和最基本的 MOS 管(构成差分对),具体连接则要参看下面的电路图。 1. 基本单元 以上列出了其中的基本元件,设计步骤为:先做出电路图,然后制作符号,最后画出版图。具体步骤在此略去。然后敲一系列的指令进行 DRC 与 lVS 校验,在此略去。( cd C743/dracula/run...... ) 1. 数器及反馈放大器 反馈放大器电路图: 波形仿真 自上而下为 D 、 CLK 、 CLR 、 Q 、 QB ,由波形观察知道在时钟上升沿的时候 Q 状态跳变,变为与 D 相同的状态,同时在 CLR=0 时, Q=0 ;实现了清零的功能。 自上而下依次为 Q3 、 Q2 、 Q1 、 Q0 、 CLK 、 CLR ,由波形看出状态从 0000--0001--1001-- 。。 --1111--0000 ,循环下去,正好是类 Gray 码的前九个状态的循环递增。同时在 CLR=0 时, Q 的四个状态都为 0 。 由上图知在输出下降至 0DB 时的相角约为 75 °,相位裕量小于 180 °,运放稳定不会产生振荡,能够保持稳定,电路可以正常工作。 输入信号为幅值为 100mv 的正弦波,由仿真波形知输出也是正弦波,但是放大了四倍。而由上面反馈放大器电路图的知,放大倍数为 1+R3/R4=4 ;完全正确;其中 R3=30k 欧, R4=10k 欧。 总结体会 1. 在制作电路图的时候,也可以进行符号图的制作,但要注意两者的区别与关系,不能混淆;在进行波形仿真时,要注意参数的设置,注意其中的技巧,不然的话,可能不出现仿真结果。 2. 在版图绘制过程中,可以通过 DRC 检查错误,而且错误绝大多数原因是不满足版图绘制的规则,即最小准则;在进行 LVS 对比时,如果出现结果不相等,多半是因为宽长比不一致造成,这样就要回到电路图或版图中修改参数,直到相等。 3. 通过这次实验 , 掌握了 candence 软件制作芯片的流程,以及如何写指令,进行 DRC 及 LVS 校验。 4. 通过这次实验,让我加深了对版图的制作过程的印象,更理解了原先单靠书本学来的知识,与此同时,自己也了解到真正的芯片设计过程是多么的不容易,每一部小错误都会对下面的结果造成不可预测的影响。 5. 通过这次实验让自己认识到自己在专业方面的知识还很欠缺,很多时候并不是真正的理解,只是囫囵吞枣似的记忆。 6. 这次实验也教会了我做事情要认真,更要有耐心和决心,半途而废是很难把事情做好的。