tag 标签: 可编

相关资源
  • 所需E币: 3
    时间: 2020-1-13 12:50
    大小: 377KB
    上传者: wsu_w_hotmail.com
    无线设备中的可编程电池充电技术无线设备中的可编程电池充电技术正是用户手指底下无数个看不见的可编程器件使得手持设备变得如此便利和有趣。这些手持设备配备的电池容量足可以满足在一个小孩的注意力集中的时间段或一个成人工作日的使用,因此只要电池有机会重新充电就可以让人们周而复始地享受它带来的乐趣。一些更高级设备中的充电器更是具有强大的可编程能力,这些充电器不仅可以缩短充电周期,还能延长电池的使用寿命。如今,充电器可编程能力的发展已远远超出了手持设备的上述的这两个基本要求,在监视充电电压和电流的同时,充电器还能随时监测电池温度,精确地控制电池充电速度,从而实现最佳的电池容量恢复和安全性。充电器还在电池的使用过程中连续地监视电池电压,不仅可以在电池电压较低时予以提醒,还能告诉用户在电池必须充电之前还可以使用的剩余时间。这种可编程性主要在位于设备内的电池充电器的集成电路中实现,充电器可以与管理设备工作过程的半专用微处理器交流它获得的一些信息,关闭系统中不用的或空闲的部分,从而有效地延长电池使用时间。虽然这种智能充电器会给手持设备带来明显的好处,但也不能忽视作为最基本形式的独立充电器,在有意或无意缺少微处理器控制的场合这些独立充电器将是电池维护的主要力量。对这些场合必须引起重视,因为由于某些原因处理器将无法智能地控制充电器,此时充电器必须要有一定的自立能力。比如,电池接近耗尽而使微处理器没有足够的工作电压这种情况就是需要充电器“自立”的情况之一。另外一种情况是由于某种非破坏性故障从内部切断了电池组与处理器的联系。此时由外部充电设备直接供电的充电器必须能够在没有微处理器的帮助的情况下,在最短的可能时间内继续安全地按电池化学特性规定的严格充电要求正确地给耗尽或开路的电池充电。在根据手持设备使用环境粗略地定义了相对理想的电池充电器后,让我们把注意力转移到外部充电设备。随着工作的……
  • 所需E币: 5
    时间: 2020-1-14 10:41
    大小: 323.24KB
    上传者: 978461154_qq
    DDS+PLL可编程全数字锁相环及其应用・28・遥测遥控2002年11月DDS+PLL可编程全数字锁相环及其应用张灿刘笑宙(中国科学院研究生院北京100039)文摘提出一种采用DDS+PLL可编程全数字锁相环的设计方案,并介绍这种全数字锁相环的工作原理和应用。其中,锁相环采用数字控制频率综合器芯片NCO作为环路振荡器,锁相环路的相位误差调整期望值存放在RAM中,锁相环的工作状态和参数由计算机处理和控制。硬件电路采用大规模集成电路EPLD集成。锁相环路具有快捕、量化精度高、抗干扰性强,任意可编程的特点。主题词全数字锁相环直接数字频率合成器锁相环前言在现代数字通信中,数据传输中一个很重要的问题就是同步问题。而同步系统中的核心技术就是锁相环。锁相环有模拟锁相环、模拟数字混合环、全数字锁相环等。前二种环路都要采用压控振荡器VCO,利用VCO输出本地参考频率。由于VCO采用模拟电路,这将带来元件饱和、直流漂移、非线性等问题。因此,全数字锁相环得到了越来越广泛的应用。本文介绍一种DDS(DirectDigitalSynthesizer)与PLL(PhaseLockedLoop)技术相结合,采用大规模集成电路EPLD芯片实现的全数字锁相环,用这种全数字锁相环实现的PSK解调器码同步器已应用于航天遥测技术中,它具有数字化、高精度、高分辨率、高可靠性、小型化等优点。1全数字化锁相环路的基本组成和原理全数字化锁相环路一般都是采用填充、扣除1~n个脉冲,或者是采取可控置位式DCO(数控振荡器)的方法来调整本地时钟的相位逐步逼近输入信号的相位,最终使环路锁定在输入信号的相位上……
  • 所需E币: 3
    时间: 2020-1-14 18:15
    大小: 1.39MB
    上传者: rdg1993
    可编程IC指南,可编程IC指南[1]……
  • 所需E币: 5
    时间: 2020-1-14 19:22
    大小: 41.17KB
    上传者: 二不过三
    可编程逻辑技巧,可编程逻辑器件设计技巧……
  • 所需E币: 4
    时间: 2020-1-14 19:31
    大小: 1.62MB
    上传者: 2iot
    可编程逻辑器件的原理,可编程逻辑器件的原理……
  • 所需E币: 4
    时间: 2020-1-14 19:55
    大小: 146KB
    上传者: 二不过三
    可编程逻辑器件设计技巧可编程逻辑器件设计技巧1.什么是.scf?答:SCF文件是MAXPLUSII的仿真文件,可以在MP2中新建.1.用Altera_Cpld作了一个186(主CPU)控制sdram的控制接口,发现问题:要使得sdram读写正确,必须把186(主CPU)的clk送给sdram,而不能把clk经cpld的延时送给sdram.两者相差仅仅4ns.而时序通过逻辑分析仪测试没有问题.此程序在xilinx器件上没有问题.这是怎么回事?答:建议将所有控制和时钟信号都从PLD输出,因为SDRAM对时钟偏移(clockskew)很敏感,而Altera的器件PLL允许对时钟频率和相位都进行完全控制.因此,对于所有使用SDRAM的设计,Altera的器件PLL必须生成SDRAM时钟信号.要利用SDRAM作为数据或程序存储地址来完成设计,是采用MegaWizard还是Plug-InManager来将一个PLL在采用QuartusII软件的设计中的顶层示例?可以选择创建一个新的megafuntion变量,然后在Plug-Inmanager中创建ALTCLKLOCK(I/P菜单)变量.可以将PLL设置成多个,或是将输入划分开来,以适应设计需求.一旦软件生成PLL,将其在设计中示例,并使用PLL的“Clock”输出以驱动CPU时钟输入和输出IP引脚.2.在max7000系列中,只允许有两个输出使能信号,可在设计中却存在三个,……
  • 所需E币: 4
    时间: 2020-1-15 12:27
    大小: 25KB
    上传者: 微风DS
    可编程序控制器使用经验可编程序控制器使用经验|世界上第一台可编程序控制器产生于1969年,是由当时美国数字设备公司||(DEC)为美国通用汽车公司(GM)研制开发并成功应用于汽车生产线上||,被人们称为可编程序逻辑控制器(ProgrammableLogicController)||,简称PLC。在70年代,随着电子及计算机技术的发展,出现了微处理器||和微计算机,并被应用于PLC中,使其具备了逻辑控制、运算、数据分析||、处理以及传输等功能。电气制造商协会NEMA(NationalElectrical||Manufacturers||Association)于1980年正式命名其为可编程序控制器(Programmable||Controller),简称PC。为与个人计算机(PersonalComputer)相区别||,同时也使用其早期名称PLC。国际电工技术委员会IEC(International||Electrotechnical||Commission)分别于1982年11月和1985年1月颁布了PLC的第一稿和第二稿||标准。以后PLC开始向小型化、高速度、高性能、高可靠性方面发展,并||形成多种系列产品,编程语言也不断丰富,使其在80年代工业控制领域中||占据着主导地位。||可编程序控制器是以微处理器为基础,综合了计算机技术与自动控制技术||为一体的工业控制产品,是在硬接线逻辑控制技术和……
  • 所需E币: 5
    时间: 2020-1-15 15:56
    大小: 27KB
    上传者: quw431979_163.com
    FPGA(现场可编程门阵列)简介FPGA(现场可编程门阵列)简介|||||FPGA是英文FieldProgrammableGateArray的缩写,即现场可编||程门阵列,它是在PAL、GAL、EPLD等可编程器件的基础上进一步发||展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电||路而出现的,既解决了定制电路的不足,又克服了原有可编程器件||门电路数有限的缺点。||    FPGA采用了逻辑单元阵列LCA(LogicCellArray)这样一个||新概念,内部包括可配置逻辑模块CLB(ConfigurableLogic||Block)、输出输入模块IOB(InputOutput||Block)和内部连线(Interconnect)三个部分。FPGA的基本特点||主要有:||   1)采用FPGA设计ASIC电路,用户不需要投片生产,就能得到合||用的芯片。||   2)FPGA可做其它全定制或半定制ASIC电路的中试样片。||   3)FPGA内部有丰富的触发器和I/O引脚。||   4)FPGA是ASIC电路中设计周期最短、开发费用最低、风险最小||的器件之一。……
  • 所需E币: 5
    时间: 2020-1-15 09:45
    大小: 865.29KB
    上传者: 2iot
    FPGA系统设计技巧,现场可编程逻辑系统的设计技巧……