原创 ADS调用IBIS模型-DDR2数据信号仿真实例

2011-1-6 17:18 9369 9 12 分类: 工程师职场

ADS支持调用IBIS模型,本文以DDR2的数据信号为例,介绍了一下IBIS模型的调用。

7741fe5f-02f7-4171-8792-156db1bc9184.JPG

注释1:设定Vih和Vil的ac、dc电平特性及Vref电平。在判断波形的时候可以方便的调出来。

注释2:设置信号速率及电平大小。stoptime及step大小设置为变量,随信号速率变化。(也可以设置常量表示)

注释3:设置传输线类型、长度及宽度。这里需注意SLIN需配合SSub使用。选中SLin,然后在Tools-->LineCalc-->Send Selected Component To LineCalc

7bc5dce2-e83f-4bd5-bd36-86421610f564.JPG

注释4:Source如果设置为下图两种都可以。VtBitSeq可以自定义仿真码型,VtLFSR_DT采用随机码。

ffe05691-d199-473a-a0ff-768560682b99.JPG

注释5:过孔的简单等效模型,可以用准确的S参数替代。

注释6:pin的寄生电容

cd37cc31-731f-4a5b-8617-84a0db8ba3ca.JPG

查看波形前需注意给需要查看的网络进行命名,命名后才可以查看到波形。



PARTNER CONTENT

文章评论3条评论)

登录后参与讨论

用户1579310 2014-7-22 09:45

学习了

用户1280885 2013-4-16 17:07

正需要看一下怎麼設定,太感激了

用户925091 2011-5-2 17:39

LZ的guide不错,赞! 另,E_Eff相关于预置频率下的电长度,RF/MW应用中需要关注,SI应用中可忽略
相关推荐阅读
用户1052597 2011-03-13 14:33
时钟信号和数据信号频谱的不同
我发现很多人有误解:以为时钟信号和数据信号的频谱分布类似。时钟信号与数据信号的频谱分布是不一样的。时钟信号是奇谐信号,理想的时钟信号的频谱只分布在奇次谐波点。图1是理想时钟的时域信号和它的FFT转换谱...
用户1052597 2011-03-07 13:52
高速串行总线的常用测试码型
本文讨论了高速串行链路中常用的测试码型伪随机码流的原理,以及不同的测试码型对物理层测试结果的影响。高速串行总线的常用测试码型在当今的电信和计算机产品上,相比传统的并行总线,电路中的串行总线越来越多,速...
用户1052597 2011-01-28 15:01
CDR与PLL
下图1所示为某串行数据链接的系统图,在Fibre Channel、Gigabit Ethernet、SDH等串行链路中都采用了这样的架构。发送端(TX)发送的信号通过信道传输到接收端(RX)后,收发器...
用户1052597 2011-01-19 15:01
高速信号均衡器介绍(转)
什么是均衡器仿真?力科眼图医生支持目前最流行的CTLE、FFE、DFE三种均衡器。关于这几种均衡器的理论介绍,可参考一些通信理论书籍,在这里仅作简要介绍。CTLE均衡器Continuous Time ...
用户1052597 2011-01-18 11:31
如何使用ADS查看单端和混合模S参数曲线
本文介绍如何使用ADS软件,导入测试的S参数文件.s4p,并通过Balun查看其单端和混合模S参数曲线,并给出转换公式。如果查看混合模S参数,需按照如下公式转换...
EE直播间
更多
我要评论
3
9
关闭 站长推荐上一条 /3 下一条