原创 基于FPGA实现RS(255,239)编码器

2007-10-21 13:40 2248 5 5 分类: 通信



基于FPGA实现RS(255,239)编码器


李健  张会生 


摘 要:论文研究了RS码的原理和编码器结构,分析讨论了有限域上的乘、加运算及其实现方法,在此基础上基于FPGA设计了RS(255,239)编码器,并用ALTERA公司的FPGA芯片进行了实现,最后给出了结果分析.文章对基于FPGA的纠错码设计有重要意义.
关键词:RS码;FPGA;有限域乘法
分类号:TN47  文献标识码:A

文章编号:1009-8054(2006)12-0078-02


Research on RS(255,239) Coder Implementation Based on FPGA


Li Jian  Zhang Huisheng 




作者简介:李健,1982年生,男,陕西西安人,西北工业大学硕士研究生,主要研究方向为FPGA技术、移动通信等.
作者简介:张会生,1955年生,男,陕西兴平人,西北工业大学教授、硕士生导师,主要研究方向为扩频通信,移动通信、数字信号处理、FPGA技术等.
作者单位:李健(西北工业大学电子信息学院,陕西,西安,710072) 
     张会生(西北工业大学电子信息学院,陕西,西安,710072) 

参考文献:


[1]王新梅,肖国镇.《纠错码--原理与方法》.西安电子科技大学出版社,2003.
[2]夏宇闻.《Verilog数字系统设计教程》.北京航空航天大学出版社,2005.
[3]Michael D.Ciletti.《Verilog HDL高级数字设计》.电子工业出版社,2005.

PARTNER CONTENT

文章评论0条评论)

登录后参与讨论
我要评论
0
5
关闭 站长推荐上一条 /3 下一条