PCB上的元件运行在各种不同的边沿速率上而且有不同标准的噪音容限。最直截了当改善信号完整性的方法是根据器件的边沿速率和敏感性在PCB上把元件物理隔离开。如下例所示。在这个例子中,电源,数字I / O和高速逻辑等电路对敏感的时钟和数据转换器电路有很高的威胁。
<?xml:namespace prefix = o ns = "urn:schemas-microsoft-com:office:office" />
在上图的第一个布局中,时钟和数据转换器放置得过于接近高噪声的元件。噪声将会耦合到敏感电路,从而使敏感电路的性能降低。第二个布局要好得多,敏感电路与电源,数字I / O和高速逻辑物理隔离开了。
文章评论(0条评论)
登录后参与讨论