原创 阻抗,反射和端接

2008-11-11 17:45 4075 7 8 分类: PCB

 


在高速设计阻抗控制和端接是基本的设计问题。而在射频设计中这早已是事实上的核心了。但一些数字电路工作频率甚至高于射频时却在其设计中忽略考虑了阻抗和端接。<?xml:namespace prefix = o ns = "urn:schemas-microsoft-com:office:office" />


阻抗不匹配在数字电路中产生的一些不利影响如下所示。


1. 数字信号在接收器件的输入端和发送器件的输出端来回反射。反射的信号在两边来回反弹直至最终完全被电阻所吸收。
 2.
反射信号引入振铃信号沿着走线传播。振铃影响了信号的电压和时序,并严重影响了信号质量。
 3.
一个不匹配的信号通路会导致信号辐射到环境中去。


 


 


点击看大图


 


 


由于阻抗不匹配产生的问题可以通过使用终端来减少。终端通常是一个或两个放置在信号线接收器附近的分立元件。一个简单的例子,终端是一个低值的串连电阻。 
   
终端抑制了信号的上升时间,并吸收了部分反射能源。特别是要注意到,终端并不能完全消除由于阻抗不匹配而产生的破坏性的影响。但是通过仔细选择的配置和元件的值,一个终端可以非常有效地控制了信号完整性的效果。
   
并非所有的信号线都需要阻抗控制。一些标准,如Compact PCI需要特定的走线阻抗和(或)终端电阻。通过制订阻抗的要求,这些标准对减少反射,振铃和信号线的辐射是相当有效的。
   
其他标准没有对阻抗控制有具体的要求,留给设计者决定是否需要加阻抗控制。而决定的结果随设计的不同而不同,但它往往取决于信号线的长度(信号线延迟Td)和信号的上升时间( Tr)。一个经常使用的规则是,当Td大于Tr1/6的时候就对阻抗控制有要求了。


 


翻译改编自:http://pcb1001.blogspot.com/


 

文章评论1条评论)

登录后参与讨论

用户179274 2008-12-18 22:30

感觉说的有些太简单了些
相关推荐阅读
用户1262788 2010-06-28 01:03
orcad和powerlogic的网络名是否是全局的?
           刚到新的公司,公司画原理图的工具是powerlogic,以前用的都是ORCAD,没有接触过powerlogic。用的时候发觉一个问题,在powerlogic中net name好象...
用户1262788 2010-02-24 21:58
走线长度和发射频率的关系
在PCB Layout中需要考虑走线的长度,因为走线同时是天线,如果走线长度和pcb板上某一频率成了一定关系将会往外发射电磁波。天线长度与频率关系:波长:L=C/H,(C为无线电传输速度30万千米每秒...
用户1262788 2009-05-29 15:37
在仿真功率MOS管时引发的思考
在实际产品中经常用功率MOS管来做电源的开关,用来关闭电路的某一部分,从而减少能量的消耗。电路如下:在这里EN的电压为5V或是0V,在没有看仿真结果以前我想当然的认为,结果应该是EN = 0V ,Vo...
用户1262788 2008-12-27 03:17
如何把ORCAD中的修改同步到PADS中
        在用ORCAD做原理图设计,PADS做电路板设计的过程中经常碰到原理图修改后同步到PCB中的情况,操作相对比较麻烦.写一小文,希望能给有需要的人带来一些帮助....
用户1262788 2008-12-13 17:39
电源分布平面距离小的电路板的电源母线去耦指南
 适用于: 电源分布平面的距离小于等于0.3mm的多层电路板 一般准则     1.多层板一般使用两种类型的去耦电容。大容值的体电容能够减小电源母线在低频时候的阻抗(例如,低于几百千赫)。小的“本地”...
用户1262788 2008-12-02 10:31
未使用电源层的电路板电源母线去藕指南
 本指南适用于:单面板和双面板以及没有电源层的多层板通用准则:为每一个有源器件(active device)提供至少一个本地去藕电容,为电路板上的每一个分布电压提供至少一个大的体去藕电容(旁路电容)。...
我要评论
1
7
关闭 站长推荐上一条 /2 下一条