原创 集电极开路漏极开路推挽输出

2008-5-18 16:18 6089 11 2 分类: MCU/ 嵌入式
什么是集电极开路(OC)?什么是漏极开路(OD)?为什么必须要在OC门输出的IO口上加上拉电阻?

 






什么是集电极开路(OC)?


我们先来说说集电极开路输出的结构。集电极开路输出的结构如图1所示,右边的那个
三极管集电极什么都不接,所以叫做集电极开路(左边的三极管为反相之用,使输入为"0"时,输出也为"0")。对于图1,当左端的输入为“0”时,前面的
三极管截止(即集电极C跟发射极E之间相当于断开),所以5V电源通过1K电阻加到右边的三极管上,右边的三极管导通(即相当于一个开关闭合);当左端的
输入为“1”时,前面的三极管导通,而后面的三极管截止(相当于开关断开)。

点击看大图

我们将图1简化成图2的样子。图2中的开关受软件控制,“1”时断开,“0”时闭合。很
明显可以看出,当开关闭合时,输出直接接地,所以输出电平为0。而当开关断开时,则输出端悬空了,即高阻态。这时电平状态未知,如果后面一个电阻负载(即
使很轻的负载)到地,那么输出端的电平就被这个负载拉到低电平了,所以这个电路是不能输出高电平的。
       
再看图三。图三中那个1K的电阻即是上拉电阻。如果开关闭合,则有电流从1K电阻及开关上流过,但由于开关闭和时电阻为0(方便我们的讨论,实际情况中开
关电阻不为0,另外对于三极管还存在饱和压降),所以在开关上的电压为0,即输出电平为0。如果开关断开,则由于开关电阻为无穷大(同上,不考虑实际中的
漏电流),所以流过的电流为0,因此在1K电阻上的压降也为0,所以输出端的电压就是5V了,这样就能输出高电平了。但是这个输出的内阻是比较大的(即
1KΩ),如果接一个电阻为R的负载,通过分压计算,就可以算得最后的输出电压为5*R/(R+1000)伏,即5/(1+1000/R)伏。所以,如果
要达到一定的电压的话,R就不能太小。如果R真的太小,而导致输出电压不够的话,那我们只有通过减小那个1K的上拉电阻来增加驱动能力。但是,上拉电阻又
不能取得太小,因为当开关闭合时,将产生电流,由于开关能流过的电流是有限的,因此限制了上拉电阻的取值,另外还需要考虑到,当输出低电平时,负载可能还
会给提供一部分电流从开关流过,因此要综合这些电流考虑来选择合适的上拉电阻。
       
如果我们将一个读数据用的输入端接在输出端,这样就是一个IO口了(51的IO口就是这样的结构,其中P0口内部不带上拉,而其它三个口带内部上拉),当
我们要使用输入功能时,只要将输出口设置为1即可,这样就相当于那个开关断开,而对于P0口来说,就是高阻态了。
什么是漏极开路(OD)?
对于漏极开路(OD)输出,跟集电极开路输出是十分类似的。将上面的三极管换成场效应管即可。这样集电极就变成了漏极,OC就变成了OD,原理分析是一样的。
        另一种输出结构是推挽输出
推挽输出的结构就是把上面的上拉电阻也换成一个开关,当要输出高电平时,上面的开关通,下面的开关断;而要输出低电平时,则刚好相反。比起OC或者OD来
说,这样的推挽结构高、低电平驱动能力都很强。如果两个输出不同电平的输出口接在一起的话,就会产生很大的电流,有可能将输出口烧坏。而上面说的OC或
OD输出则不会有这样的情况,因为上拉电阻提供的电流比较小。如果是推挽输出的要设置为高阻态时,则两个开关必须同时断开(或者在输出口上使用一个传输门),这样可作为输入状态,AVR单片机的一些IO口就是这种结构


文章评论1条评论)

登录后参与讨论

用户3896501 2019-10-8 16:43

果断收藏,留着丰富自己
相关推荐阅读
用户1354577 2008-05-15 11:27
感光板 硫酸纸 显影剂 三氯化铁 自制板
制作过程:1.打印 (喷墨[硫酸纸]、激光[硫酸纸/透明菲林]、光绘菲林)2.曝光 (太阳光30-180秒;日光灯8-15分钟)3.显像 (专用显像剂)4.蚀刻 (用热水化开的三氯化铁液体)5.钻孔 ...
用户1354577 2008-05-06 09:32
完全天线手册
天线基本概念 天线是FM DX的耳朵,微弱的电波从天线经过馈线进入接收机,才能让我们听到远方电台的声音。一个接收系统的好坏,天线占了一半。我们希望天线能有高的增益,把微弱的信号变得响亮,我们希望天线能...
用户1354577 2008-05-04 21:14
关于时钟线/数据线/地址线上串联电阻其作用的资料整理(转)
1、概括:    高速信号线中才考虑使用这样的电阻。在低频情况下,一般是直接连接。       这个电阻有两个作用,第一是阻抗匹配。因为信号源的阻抗很低,跟信号线之间阻抗不...
用户1354577 2008-05-04 20:56
谈四层板和33欧电阻(转)
选用四层板不仅是电源和地的问题,高速数字电路对走线的阻抗有要求,二层板不好控制阻抗。33欧电阻一般加在驱动器端,也是起阻抗匹配作用的;嵌入式开发布线时要先布数据地址线,和需要保证的高速线; 在高频的时...
用户1354577 2008-05-04 11:06
ARM JTAG
学习ARM,JTAG这一关是必须要过的。但是似乎对应于不同的调试软件有不同的电路,又有可否烧写flash之分。这对初学者未免造成一些困惑,其实这层窗纸太薄了,一点即透。我们首先来看Jtag几条线的作用...
我要评论
1
11
关闭 站长推荐上一条 /2 下一条