原创 Quartus II 9.0中管脚上拉电阻(弱上拉)的设置方法

2010-8-18 23:03 7191 3 3 分类: FPGA/CPLD

Quartus II 9.0中管脚上拉电阻(弱上拉)的设置方法 


作者:shisifeiya 日期:2010-8-18



   在使用 Altera 的 FPGA 时候,根据系统设计需要在管脚的内部加上上拉电阻。Quartus II 软件中在 Assignment 的 Pin Planner中可以设置。具体过程如下: 


1.  在菜单 Assignments 中选择 Pin Planner。 


a2291ff5-d5e4-4451-ac96-729dbecd9042.jpg


 



2.  在弹出的Pin Planner界面的All Pins区域里点击鼠标右键,找到 Customize Columns。 


5569f868-8de2-4a63-a39d-94000321fda0.jpg



3. 在弹出的Customize Columns对话框的左列表框选择Weak Pull-Up Resistor,再点击,把Weak Pull-Up Resistor添加到右列表框,这样在Pin Planner的All Pins区域里就有一列Weak Pull-Up Resistor的设置项。


68f1f89c-7cc9-4ced-8b60-a40204b36e4b.jpg



4. 再把需要上拉电阻的Pin在其对应的Weak Pull-Up Resistor列的位置双极鼠标左键,就会弹出一个Off/On的选项,选上On就可以了。


2981b5b5-f0e2-40ff-af69-eae76abe9157.jpg



5.  重新综合布局布线生成新的下载文件即可生效。此上拉电阻式弱上拉,Altera 没有下拉电阻选项。

PARTNER CONTENT

文章评论0条评论)

登录后参与讨论
EE直播间
更多
我要评论
0
3
关闭 站长推荐上一条 /3 下一条