BG2000 POS / Utopia 测试仪
BG2000 POS/UTOPIA测试仪用于专用集成电路(ASIC)测试、VHDL/Verilog 代码验证和产品测试的UTOPIA和POS-PHY 二级、三级测试系统。
BG2000是基于CPCI(紧凑型PCI)的测试系统,可以实现 Utopia或POS-PHY测试。它由 2 槽或者4槽的CPCI 机架组成,可以在进行Utopia/POS-PHY 2级和Utopia/POS-PHY 3级测试时,安装一个或多个应用卡。通过额外的连接到 DUT(Device Under Test)的仪器(一对发生器/分析仪),就和能DUT发送或接收信息。2级硬件由CPCI应用卡、发生器和分析仪组成, 2级的处理数据速度达到 880MBit/s,3级的硬件处理速率可达3.6GBit/s。
Utopia 接口
Utopia 接口是一个连接ATM ASICs和其他ASICs的标准接口。它是物理层(PHY)和ATM 层之间的接口。ATM 层是通过使能信号和地址信号来控制接口和数据传输。物理层(PHY)能够通过特定的信元信号执行背压(backpressure)。整个数据传输过程是基于信元的。信元长度为53 bytes(8位接口)和27 words(16位接口)。系统为实现特殊应用预先准备了额外的路由信元(routing cells)。BG2000 支持的信元长度范围从52 bytes 到 64 bytes。
POS-PHY 接口
POS-PHY 接口或SPI 接口是一个标准的接口,可连接连接层ASICs和物理层ASICs。连接层(LINK Layer)通过使能信号和地址信号来实现接口控制和数据传输。物理层(PHY Layer)可以通过特定分组(packet)和可获取的信号执行背压(backpressure)。在SPI接口和POS-PHY接口上的数据传输是基于分组的。这些八位组(octet)的长度通常是64 octet的。不过,BG2000支持的分组长度从1 octet(为特殊测试而选)到64 kByte。
多用户和多应用能力
通过以太网连接,可以访问和控制BG2000。 它提供了一个多用户界面,该界面由硬件抽象层 (HAL)管理。硬件抽象层(HAL)控制不同用户对不同应用卡的访问,然而,一个卡只能被一个用户控制。同时,它也管理不同应用的许可(license)。它可以同时执行全部不同操作,每个卡上一个动作,并且可控制这些应用卡。每个用户可以锁定1个或以上卡来保护自己的测试不被其他人使用。所以,最多可以4个用户同时测试。也可以,一个用户同时使用两个不同的应用卡,比如,用户可以用一个3级卡作为发生器,另一个2级卡则作为分析仪,不仅可以分析ASICs执行接口转换测试的信息,还可以分析在BG2000不同类型的测试接入口时测试一连串的ASICs的详细信息。因此,该系统的测试可以同时完成不同的两种测试应用。
用户体验
将BG2000和ASIC仿真系统相连,可测试和校验VHDL 或 Verilog 代码。这个仿真系统加载了POS/Utopia码后便可以完成对应接口测试。此时,BG2000的工作频率可以降至50KHZ。在第一次鉴定时,可通过BG2000 POS/Utopia连接器,完成对ASICs验证。使用BG2000测试,3级的测试频率可高达110MHZ, 2级的可达55MHZ。 以不同模式使用BG2000便能验证Utopia/POS特性的一致性。 通过将BG2000连接到已装备的PCB和执行自动的测试,便能完成PCB制造和安装测试。
虹科电子科技
广州市五山华南理工大学国家科技园2号楼504-505(510640)
电话:020-38744538;38743032
cqy@hkaco.com
www.hkaco.com
文章评论(0条评论)
登录后参与讨论