原创 学然后知不足,教然后知困

2009-9-5 09:06 5551 10 9 分类: FPGA/CPLD

    “虽有嘉肴,弗食,不知其旨也;虽有至道,弗学,不知其善也。是故学然后知不足,教然后知困。知不足,然后能自反也;知困,然后能自强也。故曰:教学相长也。《兑命》曰:学学半。其此之谓乎。” riple


    2007年过去了,展望2008年,工作上需要做三件大事:1. 开发一个完备的仿真验证流程。2. 建立一个基于SOPC结构的系统。3. 给新员工培训FPGA基本技能。 riple


    前两项工作都是自己学习、自己尽力、自己负责的事,目标相对明确,手头的资料收集得也差不多了,不是本文的重点;后一项是需要指导和帮助别人如何思考、如何实践、如何取得成果的事,目标比较大,操作起来比较复杂,是对我的一大挑战。 riple


    在2007年指导过一个客座学生,有成功的地方,也有许多不尽如人意之处。总结失败的原因有三个:培训任务来的比较突然,没有思想上和培训资料上的准备;工作压力较大,缺乏耐心,不能设身处地地为别人着想;自己尚有许多朦胧模糊的概念没有解决,如何指导他人。回顾我们半年来的共同工作,我觉得在指导别人学习和工作的过程中,我是收获更大的一方,一是认识到了自身性格上的缺点和交流方法上的不足,二是技术上有了更深入的钻研。 riple


    回顾自己研究生两年、工作三年的成长过程,深刻地体会到有人指导的重要性。在实验室里,恩师言传身教、循循善诱;在单位上,韩总、马老师、同事们都是我学习的榜样,大家以各种方式指导和促进着我进步。对于刚毕业的学生来说,缺乏指导,很容易因为看不清行业的广度和深度而畏缩不前,走弯路、走回头路是常有的事。如果能够有人给探清了路,哪怕只是先走了几步,在方向和方法上给以提示,指明哪些是有用的,哪些是可行的,就可以节省不少的时间,也避免了半途而废的危险。 riple


    2008年下半年,要有两名硕士毕业生到组里工作,领导对FPGA很重视,都分给了我带。这些天一直在思考培训的事,所以有了上面的感慨。好在还有半年时间,可以准备培训的内容。 riple


    我计划把一些培训材料的半成品放到博客上,让大家给我支支招。这篇博客,就作为“学然后知不足,教然后知困”系列的开篇文章吧。 riple


 


相关链接:ApprenticesWhere have all the mentors gone?  riple

文章评论4条评论)

登录后参与讨论

用户128735 2008-1-17 23:29

汗,原来是学长,而且还长好几届...

期待你的教程哦,我看过的话会给你提意见的哈

用户89872 2008-1-16 09:42

每次看你的总结,都让我对你很敬佩。我自己怎么就做不出总结呢?可能是没有科研的能力或者精神~

ash_riple_768180695 2008-1-15 22:13

我计划用verilog进行单元、集成、回归验证,针对每一种验证采用不同的思路。我不会用systemverilog,但是会参考这些VM的内容。

我没有系统地学习过modelsim的使用方法,所以先要从基本功入手,学习使用modelsim。

用户48407 2008-1-15 19:35

能不能大概说一下你想要建立的仿真验证流程的思路吗?看了你的博客,不知道你是否也会使用systemverilog,你是会选用AVM或是VMM,还是新出来的OVM?

用户24118 2007-3-2 15:28

有待你意思!
相关推荐阅读
ash_riple_768180695 2015-12-18 11:06
学习示例程序:FPGA快速系统原型设计--敏捷实践
        学习与开发板配套的示例程序,是敏捷实践的起点。示例程序是厂商针对开发板上提供的硬件资源和接口量身定做的工程,可以展示其FPGA芯片的功能和性能特点。从示例程序入手最大的好处就是:示...
ash_riple_768180695 2015-11-03 16:46
开发板选取:FPGA快速系统原型设计--敏捷实践
    既然是“实践”,就不能只谈编码和仿真,必须要上板运行、调试。这个虚拟项目的目标是实现一块兼容Intel82574L以太网控制器的千兆网卡,需要运行在一块具备PCIe接口和10/100/10...
ash_riple_768180695 2015-10-22 12:41
开篇:FPGA快速系统原型设计--敏捷实践
    虽然借用了 “系统原型开发”的标题,本系列文章将围绕FPGA IP级别的开发这个主题展开,如果可能的话,将扩展至FPGA System级别的开发。     先上一篇PPT:RSPwFP...
ash_riple_768180695 2013-08-26 10:21
学习SystemVerilog(二)——学习它的理由
    学习SystemVerilog的理由也很多,我在阅读SystemVerilog for Design 和 SystemVerilog for Verification两本书前言的过程中,总...
ash_riple_768180695 2013-08-26 10:19
学习SystemVerilog(一)——不学习它的理由
    想要学习SystemVerilog已经很久了。曾经尝试通过Accellera网站上给出的LRM学习,怎奈内容众多,找不出入手点和重点,只能望而却步。虽然手头有三本SystemVerilog...
ash_riple_768180695 2011-06-26 23:20
Hardware-Assisted IEEE1588 Implementation Analysis
06/18/11 11:00:05 PM         最近一段时间在研究IEEE1588-2008精确时间同步协议(PTP)。该协议可以在软件中实现,如果需要提高时间同步...
我要评论
4
10
关闭 站长推荐上一条 /2 下一条