原创 逻辑门符号

2009-2-17 16:14 7256 1 1 分类: 消费电子


《逻辑门电路符号图》


逻辑门电路符号图包括与门,或门,非门,同或门,异或门,还有这些门电路的逻辑表达式,


1.与逻辑<?xml:namespace prefix = o ns = "urn:schemas-microsoft-com:office:office" />


1)与逻辑:当决定某一事件的所有条件都具备时,该事件才会发生。


2真值表:符号01分别表示低电平和高电平,将输入变量可能的取值组合状态及其对应的输出状态列成的表格。


11.2 与门真值表




A


B


Y


0


0


0


0


1


0


1


0


0


1


1


1


 


三态门逻辑符号如下:


Image1028.gif              Image1029.gif


EN=1,Image1019.gif                Image1027.gif=0,Image1019.gif


EN=0, Y为高阻状态              Image1027.gif=1,Y为高阻状态


常用逻辑门电路符号:


Image1030.gif              Image1031.gif           Image1032.gif


Image1033.gif         Image1034.gif       Image1035.gif


与门                         与非门                     非门(反相器)


Image1036.gif                    Image1037.gif                         Image1038.gif


Image1039.gif         Image1040.gif                               


Image1041.gif        Image1042.gif         Image1043.gif



或门                 或非门                      与或非门


Image1044.gif               Image1045.gif                  Image1046.gif


Image1047.gif           Image1048.gif                


Image1049.gif        Image1050.gif               


Y=Image1051.gif           Image1052.gif                   


Image1053.gif             Image1054.gif              Image1055.gif


OC与非门                                     三态与非门                    


(外接集电极电 C="1",                Image1037.gif                     Image1056.gif=0,Image1037.gif


阻后Image1037.gif )                   C="0",高阻                       Image1057.gif=1,高阻


Image1058.gif                     Image1059.gif


C=1,Y=A                                  Image1056.gif=0,Y=A


C=0,Y高阻                                Image1057.gif=1,Y高阻


Image1060.gif                             Image1061.gif


C=1,Image1038.gif                                     Image1056.gif=0,Image1038.gif


C=0,Y高阻                                      Image1057.gif=1,Y高阻

文章评论0条评论)

登录后参与讨论
相关推荐阅读
lamsam 2009-10-12 11:47
静态时序分析技术提高ASIC时序性能
静态时序分析技术提高ASIC时序性能  类别:技术文章来源:未知作者:Dean Bronnenberg关键字:时序加入日期:2002-3-6今天阅读:2总共阅读:2677 〖文章转载或出处〗≡中国电子...
lamsam 2009-10-10 16:55
cache的相关知识
[精华] cache的相关知识http://www.chinaunix.net 作者:ohwww  发表于:2005-12-14 11:55:26【发表评论】【查看原文】【服务器及硬件技术讨论区】【关...
lamsam 2009-10-09 10:07
FPGA跨时钟处理小结[转]
最近逛各个论坛加上以前学习FPGA和数字电路设计的书,跨时钟处理大概有以下三种,第一种是用来处理一位数据或信号的跨时钟处理,用D触发器而不用组合电路延时的方法;第二种是总线握手方式,即当信号从A电路传...
lamsam 2009-07-09 17:46
特许.35流片总结
      辛苦了1个多月,终于把后端做通了,但是还存在很多问题,这次由于时间原因,只能很不严谨的直接拿去流片,甚至LVS都没有来得及做完,没办法,经验太少了。     首先,特许0.35工艺的库实在...
lamsam 2009-07-07 22:48
LVS实例
熟悉netlist 文件例:*******MUX2 NETLIST *********.BIPOLAR*.RESI=1K.INCLUDE ./inv.cir.PARAM.GLOBAL VSS:G VD...
lamsam 2009-07-07 22:08
Calibre经典教程和看LVS的错误报告的方法
Calibre经典教程和看LVS的错误报告的方法看calibre lvs 错误报告的方法1. Report开头部分的Warning和Error信息(因为出现Warning和Error的情况很多,这里主...
广告
我要评论
0
1
1
2
3
4
5
6
7
8
9
0
广告
关闭 热点推荐上一条 /5 下一条