原创 fpga最小系统及高速信号完整性分析篇

2014-12-7 12:41 912 8 8 分类: FPGA/CPLD

    最近兜兜转转去学画fpga GX系列的高速板子,迷迷糊糊看了一个月的英文资料,完成了器件的与外设的连接,我也是第一次学着画。我把我学到的跟大家分享下。希望大家能支持我的博客,从cyclone iv的handbook说起吧,第一篇是介绍fpga性能参数。第二篇主要介绍了串行收发器的器件特性。以及应用。如果画GX的画着重要看的!!!!!!!特别对这方面一无所知的同学!!第三篇主要写了器件的电气特性了,这个重点列出了器件的电平特性,及器件管脚的建立时间等等。这个也是重点。

        还有需要参考pin connection guideless,这个是介绍管脚该连啥。由于我板子上画了两篇ddr2,跟大家讲一下ddr2的扩展吧,扩展时候第一个NC相连,第二个地址不变,bank,DQS,DM,DQ画成两片也是往上加,推荐供电芯片是ti的tps51100。还有阻抗匹配在后续章节更新,敬请期待。

      当然还有好多高速接口器件的可以跟大家分享,但是信号端的阻抗匹配值要大家自己根据自己的情况进行计算仿真,后续章节跟大家分享。

        说一下电源吧,我差点就因为这个挂了,gx的fpga的功耗是非常大的,普通的ams系列可能存在严重性问题。推荐ti的tps开关电源3A以上的芯片!!!!!!!!!!!!!!!!!!!!!!!!!!!!!这个也是重点。如果要原理图,请发邮件至我邮箱1016765625@qq.com。

文章评论0条评论)

登录后参与讨论
我要评论
0
8
关闭 站长推荐上一条 /2 下一条