原创 无线通信数字中频信号处理

2010-7-6 18:23 4324 6 6 分类: FPGA/CPLD

一、下行通道


点击看大图


     其中ADC采样率为122.88MHz。经过DDC->CIC Decimation->FIR后的I、Q信号通过光模块按照CPRI协议通过光纤进行传输到远端。


 


二、上行通道


ad83c274-385a-470d-bdf9-8643c870a94b.jpg


    I、Q信号经过CIC插值把采样率从1.92MHz恢复至122.88MHz,再复调制器后把频率搬移到中频,然后送入DAC,DAC内部一般还带有多级插值,把采样率进一步提高(1Gsps),增加信噪比。

PARTNER CONTENT

文章评论0条评论)

登录后参与讨论
我要评论
0
6
关闭 站长推荐上一条 /1 下一条