半导体芯片公司为什么要做软件?从市场需求角度来说,单颗芯片的优势已不足以打动OEM的心了,解决方案级别的产品才有竞争力,包括底层芯片、开发板、开发工具、操作系统、应用程序等。凭借开发工具与软件的支撑,平台化解决方案可以填补芯片厂商与OEM厂商之间的空白,使OEM厂商更快、更轻松地实现产品创新。
开发工具与软件的发展呈现出一些特点:拥有多开发平台的公司渐渐呈现多平台统一的趋势,向形成行业标准的方向发展;单个平台环境的性能和功能正在不断加强和丰富。在技术改进的过程中,所有半导体公司都更注重软件的集成性、稳定性、开放性、协作性和互操作性等。
ADI的MS-DPD(混合信号、数字预失真)开发平台可提供全套评估,协助使用零中频或复数中频上变频开发线性和混合信号内容,支持要求最严格的通信标准,包括GSM、WCDMA、LTE和TD-SCDMA。该板不仅包含了先进的器件,而且采用了高性能布局布线以及高效的接地和屏蔽。它只需一个外部基带数据源便可工作,该数据源通过FMC或HSMC数据连接器提供。板上参考时钟用于产生所需的全部时钟和本振,或者也可以提供一个外部参考,其频率应为30.72 MHz或38.4 MHz的倍数,最高至307.2 MHz。MSDPD板不仅使RF信号链开发工作从一开始就拥有完备的功能,而且为开发和探索各种数字预失真算法(包括FPGA和ASIC)提供了一个参考平台。多载波MS-DPD开发平台简化了器件选择和电路板布局,使多载波GSM和多标准SDR(软件定义无线电) 基站的设计人员可以更轻松地开发基于FPGA的DPD算法。FPGA还提供竞争性固定功能的ASIC(专用集成电路)所无法提供的优化解决方案的灵活性,同时还为目前的基站需求提供高度集成、低成本、低功耗、高可靠性的解决方案。
Atmel QTouch Studio 4.3号称业界首款能够支持整个触摸设计流程的软件工具。其新增的触摸验证向导(Touch Validation Wizard)亦是首创的功能,可通过报告电容、噪声和参考电平,以及告知用户设计的裕量来帮助评测设计品质。设计人员能够通过使用Atmel QTouch Studio 4.3,在产品中加入触摸功能来快速提升其设计,同时缩短产品的上市时间,从而降低总体工程技术工作量,并更快获得收益。
Altium Designer 10提供了将设计数据管理置于设计流程核心地位的全新桌面平台,它通过新的维度,供器件数据进行搜寻和管理,确保输出到制造厂的设计数据具有准确性和可重复性,此外,为设计环境提供供应链信息的的智能链接,确保工程师对元器件的使用有更好的选择。 Altium Designer 10提供了涵盖整个设计与生产生命周期的器件数据管理方案,而结构性的输出流程更是确保了输出信息的完整性,它甚至将改变工程师管理器件和设计数据的方式,以确保其设计能够完整的被生产。
Microchip的 MPLAB X是基于Oracle发起的开源NetBeans平台,它有活跃的用户社区,可以提供丰富的增强性能和第三方插件。Microchip的客户可以充分利用各种现成的免费NetBeans软件组件和插件。此外,NetBeans平台有助于MPLAB X用户定制IDE来满足他们各自的开发需要。如今,其新一代开源集成开发环境MPLAB X IDE,可以实现对Linux、Mac OS和Windows操作系统的跨平台支持。全新IDE增加了许多高性能特点,包括能够利用同时调试来管理多个项目和工具、高级编辑器、可视化调用关系图和代码完成。此外,MPLAB X以其全面支持8位、16位和32位单片机(包括所有800多款PIC单片机)、dsPIC数字信号控制器和存储器件)产品线组合而在业界独树一帜。MPLAB X为Microchip和第三方工具提供了一个统一的图形界面,包括MPLAB ICD 3、PICkit 3和MPLAB REAL ICE调试器/编程器。
NI VeriStand 2010是一种基于配置的现成可用的软件环境,适合配置硬件在环(HIL)测试等实时测试应用。用户能够配置激励生成、数据记录、计算通道和事件警报;能够从NI LabVIEW图形化开发环境和MathWorks Simulink软件环境等建模环境中导入控制算法和仿真模型;能够利用运行时可编辑的用户界面监控这些任务并与之交互。NI VeriStand 2010不仅支持高性能、多机箱PXI系统,同时也支持坚固小巧的NI CompactRIO平台和低成本的NI Single-Board RIO硬件,从而进一步扩展了硬件在环(HIL)和实时测试的能力。NI VeriStand 2010还具有与LabVIEW的更优连接性,使工程师能够更轻松地复用现有软件,并进一步自定义他们的NI VeriStand应用。
S2C公司的TAI Verification module基于Altera Stratix-4 GX FPGA,它允许使用者通过一条x4 PCIe Gen2通道到连接FPGA原型中的用户设计和用户的电脑,使得用户能够使用大量数据和测试向量对FPGA原型中的用户设计进行快速验证。TAI Verification Module将Altera 的SignalTap Logic Analyzer集成到了S2C的TAI Player软件中,它能支持在多个FPGA进行RTL 级别调试。这项创新的技术在设计编译过程中建立了多组,每组480个probe,从而使用户能在不需要进行冗长的FPGA重新编译的情形下在多个FPGA中查看数以千计的RTL级probe。S2C S4 TAI Verification Module提供了三种使用方式:Verification Mode(验证模式)、Debug Mode(调试模式)及Logic Mode(逻辑模式)。
为“EDN China创新奖”开发工具与软件产品投票请登录
http://award.ednchina.com/Vote/CategoryVote.aspx?CategoryId=5
文章评论(0条评论)
登录后参与讨论