在电路板Layout设计时,有时候会遇到高速差分信号对间或者对内需要交叉走线的情况,这不仅会导致Layout困难,而且交叉走线导致的via增加和绕线也会影响高速信号的信号质量。鉴于这个问题,一些高速差分信号在标准中就定义了其可以对内或者对间交叉连接,而不影响数据对接。现根据标准定义,将各个高速差分信号是否支持对间或对内翻转列出来,供设计参考。
注:
1. 列出的高速差分信号不全,后续陆续补充;
2. 具体使用时,还需要咨询芯片供应商是否支持。
不支持对间和对内翻转
支持对内极性翻转
根据《Universal Serial Bus 3.0 Specification》 V1.0版本中的6.4.2 Lane Polarity Inversion描述,支持lane对内P/N翻转
因USB3.0 TX/RX各只有1lane,不支持TX/RX翻转,即对间翻转。
支持对内和对间翻转,其中对内翻转是必选项,对间翻转是可选项。
根据《PCI Express Base Specification》 V3.0 在4.2.4中规定,PCIe在training期间支持lane reversal和lane polarity。
其中4.2.4.4详细描述了 Lane Polarity Inversion
对于lane reversal,分散在各个章节中,没有专门的章节说明,现和lane polarity inversion一起归纳如下:
- lane极性翻转是接收端的特性,发送端不翻转极性;
- lane极性翻转是独立的,和其他无关;
- lane翻转必须是按照顺序全部发生翻转,不能部分翻转;
- lane翻转和lane极性翻转可以同时存在;
文章评论(0条评论)
登录后参与讨论