1. 计算机辅助设计(Computer Aided Design, CAD) :s K!_o_:s 利用计算机记忆容量大和处理速度快的特长,研制出各种帮助设计者作设计的工具。面对不同的设计工作者,市场上有各种辅助设计工具,例如机械、建筑、汽车、服装、集成电路?等方面的辅助设计工具。 o5{xFPz%N$|&h 相关词汇:集成电路辅助设计、电子设计自动化。/V3^'Ta1N6D5Xe g3cYW$v'U/l 2. 集成电路辅助设计(IC CAD) (Ca"WO)RaA{1b 面向集成电路设计的CAD工具。1[ [_ h0_.R 相关词汇:计算机辅助设计、电子设计自动化。 K!xBn+h Bn^ A -f.Mp(F(p`ya 3. 电子设计自动化(Electronic Design Automation, EDA) Qy3h+mE/` ^ fT2W!G 集成电路CAD技术在其发展过程中,同时还形成了计算机辅助制造(Computer Aided Manufacturing, CAM)、计算机辅助测试(Computer Aided Test, CAT)和计算机辅助工程(Computer Aided Engineering, CAE)等概念。经过发展融合,形成了电子设计自动化(Electronic Design Automation, EDA)这一概念。`CA?YI"sJ 相关词汇:计算机辅助设计、集成电路辅助设计。6O}f~ xQ?6E*u J(J2U/mE7`s)h^+u 4. 专用集成电路(Application Specific Integrated Circuit,ASIC) Ir:F UL2^ 专用集成电路是相对于通用集成电路而言,它的特点是:适合于某一特定的应用领域,需要量较少但又很急需。从设计的角度看,要求尽量短的设计周期和尽量低的设计成本,而把电路的制造成本放到相对次要的地位。 W%A+M(E | C[s_6v5l0e5\ 5. 系统级芯片(System on a Chip, SOC) "g2w-u)kAD&wa5a 这里所说的系统是指既包含硬件也包含软件的整个系统。随着集成电路集成度的增加,已经有可能把整个系统容纳在一个芯片之内(在此之前是装配于一个机箱之内或一块印制电路板之内)。SOC技术的研究包括制造工艺和相应EDA软件的研究。2q L4b#`+S%D]#x4h k7N/j oMhk4V8T 6. 全定制(Full -Custom)方式 @[P'M1|)`0S,n,I 全定制方式是基于晶体管级的芯片设计,仔细考虑每个管子的尺寸、位置及管子间的互连关系,其目标是密度高、速度高和功耗小。设计完成之后交集成电路制造商生产,即所谓全定制方式。这种方式设计成本高且周期长,当需要量大或对性能要求特别高时采用。 lp7Z[b9D.X1n(a 相关词汇:半定制方式,可编程逻辑器件。 B6W0^/T#a6S r!k_V#h$["y 7. 半定制(Semi-Custom)方式q[AT#j(G n 半定制方式通常指门阵列(Gate Array)方式。集成电路制造商预先准备好称作母片(Master Slice)的半成品,母片上以一定间距成行、成列地排列着形状、大小相同的基本单元,基本单元通常是门或成对的n管和p管(CMOS工艺)。以母片为基础,对用户的电路进行布图的方式称为门阵列方式。它是在半成品(母片)的基础上加工,因而生产周期短、生产成本低,它的缺点是:由于基本单元之间保持固定的间距用于布线,芯片面积的利用率不高。0d%B dT z.nP+ss&u 相关词汇:门阵列模式,全定制方式,可编程逻辑器件。 ufP u[| ,YI#p.q0G,T 8. 可编程逻辑器件( Programmable Logic Device,PLD) C2[ V'r_ _n 集成电路制造商向市场提供已生产好并封装完毕的芯片,其逻辑功能却可以由用户自己使用EDA工具"写入"(即可编程)。从生产厂家来看,可编程逻辑器件是通用器件,可以批量生产以降低成本。从用户角度看,自己可以将设计好的电路"写入"芯片,使之成为专用集成电路,特别适合于新产品试制或小批量生产。可编程逻辑器件的缺点是:(1)芯片内部连线较长,速度相对较低。(2)集成度相对较低。 4RtD`k 相关词汇:全定制方式,半定制方式。m8vx"t[%W!Tz,Y/F+r !d9? HD@D.N 9. 门阵列(Gate Array)模式 !lq*K }O9AB4K 集成电路制造商预先准备好称作母片(Master Slice)的半成品,母片上以一定间距成行、成列地排列着形状、大小相同的基本单元,基本单元通常是门或成对的n管和p管(CMOS工艺)。以母片为基础,对用户的电路进行布图的方式称为门阵列方式。它是在半成品(母片)的基础上加工,因而生产周期短、生产成本低,它的缺点是:由于基本单元之间保持固定的间距用于布线,芯片面积的利用率不高。a:D!h*x+v Y5^;W^ v 相关词汇:半定制方式,标准单元模式。 /H^J9Q/r Q'M $natN"X | xI 10.标准单元(Standard Cell)模式 z NbY9M N'Di9Z 标准单元是预先设计好的功能单元,其外形为等高而不等宽的矩形, 连线分配在单元行之间的水平通道区或单元行的两端及单元间的垂直通道区中,通道区的高度(或宽度)可根据布线设计的需要加以调整。在这种模式下,布图软件根据用户的逻辑图从标准单元库中调出单元块放于合适位置(布局),然后自动布线,最后给出掩膜板数据。和门阵列模式相比,标准单元模式中单元行上所有单元均被利用,所以芯片面积的利用率较高。3i ewyBQN0C 相关词汇:门阵列模式,积木块模式。 积木块(Building Block)模式&f7A*X6c#sr (\Tq3GI2y:k JN-\ 11.积木块模式与标准单元模式相比,其主要不同之点是放松了对单元块外形的限制 - 只要求其边框线是水平线或垂直线即可。这种方法提高了芯片利用率和设计方法的灵活性,但使布局布线算法复杂,增加了布图软件的困难。5Z m i WM2d 相关词汇:标准单元模式。 .kJxh2t_%X I6nm:|K9hk ]L m 12.硬件描述语言(Hardware Description Language, HDL) 3Kf:A*U#h}(pO V(B 硬件描述语言是设计者和EDA工具的界面,设计者通过HDL描述自己的设计对象。HDL是人们对数字系统抽象化、模型化、形式化的产物, 用以描述设计者当前最关心的最本质的特性。次要因素经常被忽略, 以便突出主要因素。在不同的设计阶段, 设计者所关心的主要因素不同(抽象层次不同),因此HDL应当具有适应不同抽象层次的能力。 |
1.电路级(Circuit Level): !m ls$H0^j9K 电路描述级别。电路级描述的对象是用晶体管及电阻、电容等组成的电路网络。电路模型是阻容等效电路。 2. 逻辑级(Logic Level): 1J0r(nlJz L'V uP!p 电路描述级别。逻辑模拟的对象是以门和功能块为描述电路的元件,也称为门和功能块级模拟。y7A{ck 3. 开关级(Switch Level): /q-V4| }/kaf%y 电路描述级别。开关级描述介于电路级和逻辑级之间。用晶体管表示电路结构,但电阻和电容不作为电路元件而作为晶体管和节点的参数描述。 I-Yw,aVVs 4. 寄存器传输级(Register Transfer level):KO-gQi-e!Ikg 电路描述级别。基本元件是寄存器、存储器、总线、运算单元等,并描述数据在这些元件中流动的条件和过程。 行为算法级(Behavior Level): n.b"d&E~r!U 电路描述级别。以行为算法和结构的混合描述为对象。高层次描述一般用硬件描述语言描述。 b H\-e/zP*t 5. 网表(Net List): L$F(|9q4Z)D 如果指定了每个元件各端口所连接的信号,就可以唯一确定电路连接关系。这样的的数据结构称为网表。m`9J0Uwy#p2F]*j;s5F 6. 高阻状态(High Resistance): #^1[4M9Z4uO u 在电路中,当晶体管截止时常出现高阻状态。它相当于把连线断开。 "_ YrdJ)_f Uzc 7. 线或(Wired Or):'I:t9OG%`@H!N 在CMOS电路中,常遇到两个或多个输出端直接连接在一起的情况,称为线或逻辑(Wired Or)。k5`v^MkDW/os 8. 惯性延迟(Inertial Delay): }v?(n pWv 当元件的输入信号宽度太窄,元件的输出端可能得不到响应。这样一种延迟特性称为惯性延迟。 .UNp5`3O3II ` 9. 传输延迟(Transport Delay): hd\ TV 与此对应的任何宽度的脉冲波形都能传播到输出端的延迟特性称为传输延迟特性。 8@wIyBX+fA w Du[#j;f}A 10.HDL(HDL): (Vh9R ^JdmEi4H 硬件描述语言(Hardware Description Language),简称 HDL。8a&ia8G W#hE 11.VHDL(VHDL): s\ C3]l VHDL的英文全名为:VHSIC Hardware Description Language, 而VHSIC则是Very High Speed Integrated Circuit的缩写。 jh/P f}@iU^ 12.结构描述(Structure Description):ht8\{f4fQ0s-m 描述该设计单元的硬件结构.即该硬件是如何构成的。主要使用配置指定语句及元件例化语句描述元件的类型及元件的互连关系。b%q2s v#W/^%L 13.行为描述(Behavior Description): sN x)tS|(nX 描述该设计单元的功能,即该硬件能做些什么。主要使用进程语句,以算法形式描述数据的变换和传送。 2R8i uSn9OvN8t9v 14.数据流方式描述(Data Flow Description): |Z l/~o9[E'~ 以类似于寄存器传输级的方式描述数据的传输和变换。主要使用并行的信号赋值语句,既显式表示了设计单元的行为,也隐式表示了设计单元的结构。3X _&jsM 15.对象(Object): ,J%z` mK i.i[%Y1V8f9D VHDL有三类对象:信号、变量和常量。 :ILyq4Mt_ 16.属性(Behavior):3QGYj U3G0h*PB2g SH 属性是各类项目的特征或参数。某项目的某一特定属性可以具有一个值,如果它确实具有一个值,那么该值可以通过属性名加以访问。 /B~/\$yD0`%U v 17.元件例化(Component Instantiation): f fm2PC,I6e 一个实体的结构体中引用某些元件,称为元件例化,用元件例化语句表示。该元件称为实例元件或例化元件。(m VH:zt&r b\3?9P9AM 18.进程(Pocess):I-K4E+f9?P,N,v 一个实体的行为可以由若干个并列的进程组成。进程内部是一段顺序执行的程序,是一个完整的行为或过程。进程之间用信号进行数据传递。进程之间为并列关系。 &F&f0XE9|!i;B{ z1}Y'fV x 19.被动进程语句(Passive Process Statement):3nyysXJ@%^ 不对任何信号赋值的进程语句称为被动进程语句。 8d8b\ k%T \;O 20.进程的激活与挂起(Wake up / Suspend): #qWkEi)J 进程有两种状态:激活与挂起。如果当前正在执行某个进程,我们则说该进程是活跃的,否则说该进程被挂起。 ,~P{)K%]dXj 21.d延迟(d Delay): Mc'V ?vzEjS d是一个虚拟的时间,相对于模拟时钟是无穷小。 fX M @6EeU0@C"B/N 22.信号源(Signal Source): e1kmN)w ?6\1` 信号源是指对该信号赋值的进程,或信号与输出端口的联结。如果一个进程中为某一个信号赋值,则称这个进程是该信号的一个源。如果信号可以通过例化语句的输出端口得到新的值,则该例化语句即为信号源。 #NFl BG^ 23.决断信号(Resovled Signal): x7FrdV 在VHDL中,具有多个驱动源的信号叫做决断信号,需要在说明信号类型时特别指明。一个决断信号必须预先给定一个与之关联的决断函数,以便在各个源的值不相同时按照决断函数的规定得到确定的值。 事项处理(Transaction): 4R @rkF2W$k 一个进程产生某信号的一个值,是将来时刻的值,需要到该信号真正发生的时刻进行处理,称为该信号的一个事项处理。6cSHD#L7nN 24.事件(Event): *[#YpER)mE5^'s(C 信号值的一次变化(当前值与老值不同),称为一个事件。9uVZVJh(I 25.模拟周期(Simulation Cycle): #q'r@ kG f*_ 模拟过程中,为了用顺序的方法执行并行事件,需要在执行这些同一时刻事件的时候使时钟保持在同一时刻不动。当处理某一时刻的事件时,首先得到该时刻各信号的新值,然后计算各相关进程得到未来时刻的新值。随着时钟的前进,这个过程周而复始,直至模拟结束。这样的循环执行的过程称为模拟周期。 )w!n$E?oH |
1. 仿真(Simulation):,L*Y'm'n iM.xY+^ 从电路的描述(语言描述或图形描述)抽象出模型,然后将外部激励信号或数据施加于此模型,通过观察该模型在外部激励信号作用下的反应来判断该电路系统是否实现预期的功能。 }H s_+^\M j1w*u 2. 规则检查(Design Rule Checking): YI y}*t'jJ8~.l5q 分析电路设计结果中各种数据的关系是否符合设计规则。 (_gr H!wc 3. 形式验证(Formal Verification):'AANt4gXJ ir-JHT 利用理论证明的方法和数学的方法来验证设计结果的正确性。形式验证基于严密的理论体系,理论上可以证明电路正确与否。-ah@L` 4. 逻辑模拟(Logic Simulation):4}}H;~ZZ 对逻辑电路进行模拟,逻辑模拟的对象是由门和功能块等元件组成的逻辑电路。 "H_g*B6@6M4a{hM 5. 事项处理(Transaction):;d {JIX{ Jy!C 一个进程产生某信号的一个值,是将来时刻的值,需要到该信号真正发生的时刻进行处理,称为该信号的一个事项处理。!R BYU/z5A0uB 6. 事件(Event):6P Cwz.u 信号值的一次变化(当前值与老值不同),称为一个事件。 Tio\ c{ gH8l |e-j 7. 模拟周期(Simulation Cycle):;kn'@:})aC 模拟过程中,为了用顺序的方法执行并行事件,需要在执行这些同一时刻事件的时候使时钟保持在同一时刻不动。当处理某一时刻的事件时,首先得到该时刻各信号的新值,然后计算各相关进程得到未来时刻的新值。随着时钟的前进,这个过程周而复始,直至模拟结束。这样的循环执行的过程称为模拟周期。 bwe L}S(S 8. 电路模型(Circuit Model): z?G4n6F&Bwo 电路模型不用实际元件而用表示电路结构或行为的内部数据表示。在输入端施加作为外部激励波形的数据。计算机根据这些激励波形和内部电路模型计算出各点的响应,得到输出波形数据。V^ y4V~3Rl t 9. 元件调度(Schedule): 2V@K_}O U(` L2}` 模拟过程中,元件计算顺序的安排。-F{K(t5y/I ]*O2n%h 10.表驱动(Table Driven): J(zpIdE1K1? 用专门的编译器把逻辑电路的描述转换为适当的内部表格数据,按照某种数据结构存储在计算机中,模拟过程是对表格中的数据进行查找、存取和解释执行。9B2J?+nn7b"T,T 11.选择追踪技术(Select and Transfer Technology): @!fH'Nj,@ 是指在每个模拟周期中,不是对所有元件都进行计算,而是只选择输入端信号值有变化的元件进行计算。 R_8\{8NK 12.事件(Event): 7?)Gv] L 节点信号的每一次变化称为一个事件。;o.Z,U-rU 13.模拟时钟(Simulation Clock):%IJBQuA;O 由模拟程序设置的用于记录和控制模拟运行过程的虚拟的一个特殊变量。 -~8lf!`s-t3x5h#F ? 14.事项处理冲突(Event Handling Conflict): "H+P6B+tp3V4i}*i 对于一个信号s, 设前面已安排了一个事项处理e1 = ( s, v1 , t1 )尚未处理,现在又安排了一个新事项处理e2 = ( s, v2 , t2 ),且t1 3 t2,则称发生了事项处理冲突。u&QW:a%J.jz)L:v 15.惯性延迟冲突(Inertial Delay Handling Conflict): BZ4D(o@1[ 对于一个信号s, 设前面已安排了一个事项处理e1 = ( s, v1 , t1 )尚未处理,现在又安排了一个新事项处理e2 = ( s, v2 , t2 ),且t1 < t2,v1 1 v2 , 则称发生了惯性延迟冲突。(j1IuQ&uT [ 16.三值模拟(Three-Value Simulation):a5y rS!j.cTG#K;G-\$} 采用三值模型('0', '1', 'X')并能检测竞争冒险的逻辑模拟称为三值模拟。$UQ3G q0? 17.冒险(Hazard):7FI[ t4| 当一个逻辑门的几个输入端同时改变状态,并且其输出信号值依赖于输入信号跳变的次序,就有可能存在一个潜在的冒险。3zH6iQF 18.解释型模拟方式(Interpretation Simulation): c'uDm0E!M9s 将结构描述基本保持描述风格,按内部的层次化结构模型,做成内部静态数据结构。整个电路系统由若干模块组成,模块可以嵌套,形成类树型结构。每个基本模块(叶结点)为纯行为模型。需要预先做的工作是根据配置的指定将各模块组成一个完整的电路描述。在模拟时,对这些数据分析、解释、执行,实现模拟。*[ x:l i.t 19.编译型模拟方式(Compilation Simulation):~']dyM8p:vO ^D[0_ ` 将结构描述展开成纯行为模型,并编译成作为目标语言的软件程序设计语言,然后运行该语言,实现模拟,称为编译型模拟方式。JXDo],s!K 20.高层次模拟(High Level Simulation):B{G;U"upBo 在行为级和寄存器传输级对电路进行模拟。 a/?9k9l0w+e'?^4c 21.元件例化(Component Instantiation): /^s%Qyz(Q ? 一个实体的结构体中引用某些元件,称为元件例化,用元件例化语句表示。该元件称为实例元件或例化元件。 配置(Configuration): `/d7t/q.w 配置指明各例化语句所使用的模块(Entity及其某一Architecture)。-i$}FE$Z+m\ |
1. 逻辑综合 (Logic Synthesis) 2t\$S Gb/T0s$? EDA工具把数字电路的功能描述(或结构描述)转化为电路的结构描述。实现上述转换的同时要满足用户给定的约束条件,即速度、功耗、成本等方面的要求。 Jp L.E,ek IC&n 2. 逻辑电路(Logic Circuit) f u*Xj5e0@[rj 逻辑电路又称数字电路,在没有特别说明的情况下指的是二值逻辑电路。其电平在某个阈值之上时看作高电平,在该阈值之下时看作低电平。通常把高电平看作逻辑值1;把低电平看作逻辑值0。 g }'xk*UUJ 3. 约束(restriction) 9B4D6Wq]#U"B8g 设计者给EDA工具提出的附加条件,对逻辑综合而言,约束条件一般包括速度、功耗、成本等方面的要求。X~Y4yZ k'| 4. 真值表(Truth Table)F8U0J E)`uv'f goB 布尔函数的表格描述形式,描述输入变量每一种组合情况下函数的取值。输入变量组合以最小项形式表示,函数的取值为真或假(1 或0)。 Q-Rr"oa._5T 5. 卡诺图(Karnaugh Map) @.f%Ly;]]{0Y 布尔函数的图形描述形式,图中最小方格和最小项对应,两个相邻的最小方格所对应的最小项只有一个变量的取值不同。卡诺图适合于用观察法化简布尔函数,但是当变量的个数大于4时,卡诺图的绘制和观察都变得很困难。 #m ig-sg 6. 单输出函数(Single-output Function) S'|.x~d h*c%n#l 一个布尔函数的单独描述。 7. 多输出函数(Multiple-output Function) pdC-CVz 输入变量相同的多个布尔函数的统一描述。 o;u:B%aA 8. 最小项(Minterm) -}-g.X6{.y^5q 设a1,a2,…ai,…an是n个布尔变量,p为n个因子的乘积。如果在p中每一变量都以原变量ai或反变量的形式作为因子出现一次且仅出现一次,则称p为n个变量的一个最小项。最小项在卡诺图中对应于最小的方格;在立方体表示中对应于顶点。 )P f1H5GB5m.P 9. 蕴涵项(Implicant) Dz*s3}G n6OW G|7b 布尔函数f的"与-或"表达式中的每一乘积项都叫作f的蕴涵项。例如:f=+中的乘积项和都是函数f的蕴涵项。蕴涵项对应于立方体表示法中的立方体。 vd4^ }kt 10.质蕴涵项(Prime Implicant,PI) :bf Ri7@7Oiw p E 设函数f有多个蕴涵项,若某个蕴涵项i所包含的最小项集合不是任何别的蕴涵项所包含的最小项集合的子集的话,则称i为函数f的质蕴涵项。质蕴涵项对应于立方体表示法中的质立方体。 ik xk#Xa 2g8r1s8rMR8k 11.必要质蕴涵项(Essential Prime Implicant,EPI ),u}#B?$D/t3s#fkg 若某个最小项只被一个质蕴涵项所包含,则称此最小项为特征最小项,包含特征最小项的质蕴涵项为必要质蕴涵项,在布尔函数最小化的过程中,必要质蕴涵项是必须选取的。必要质蕴涵项对应于立方体表示法中的必要质立方体。 y!G}F`!^#S u$s4m :K7|O6eM-z6hWh0S 12.不顾项(Don't care) q%J!Hwgb$rn} don't care的中文译名有:不顾项、任意项和随意项等,其主要含义是该最小项的取值可以是1或0中的任意一个。从化简布尔函数的角度来看,终选1还是选0取决于怎样对化简有利。 +m3x1AE {$Dy.|%d~ 13.完全规定的布尔函数(Completely Specified Boolean Function) 9K6yul2}}u!O6A;c 若某布尔函数不包含不顾项,则它是一个完全规定的布尔函数。 'G%x0pd6m0T 14.不完全规定的布尔函数(Incompletely Specified Boolean Function)O0I w F!~hVi 若某布尔函数包含有不顾项,则它是一个不完全规定的布尔函数。*z3},HO.N3\Xw 15.立方体(Cube) (x6w5pcmk7v/_:tTu 在逻辑综合领域中,立方体是布尔函数的空间图形表示形式。设布尔函数的一般表示形式为: l*R%K cNn`Cdv y=f(x1,x2,…,xi,…,xn) Gl&sx%x4r6iSD 其中y为输出变量, 为输入变量。令每一输入变量和一个坐标轴相对应,则可得到函数y的空间图形。$Y4O"^nO?*x 16.顶点(Vertex) +Y}ATJ 顶点是立方体的一种特殊情况,其输入变量取值为{0或1},其输出变量除一个取值为{0或1}之外,其余取值皆为u。也就是说,顶点只建立起输入变量和一个输出变量之间的对应关系。HeEe&X 17.覆盖(Cover ) 2b UEoo3J,X$hF 输入、输出变量相同的,逐对一致的非退化立方体集合称为覆盖。覆盖C中每一立方体所包含的每一顶点都表示了输入变量和输出变量的对应关系,因此整个覆盖C就代表了布尔函数f。 #w$J8lWOM h;q 覆盖是真值表的一种扩展;而真值表则是覆盖的一种特殊情况。0A2M1JB9J2l U,ZBrt7F%E 18.包含(Contain) "y;n:{ W2SI B0n+iQ 若顶点v|w可由下述方法从立方体a|b中得到,则称a|b包含v|w,记作:r@-DL.|_k v|wa|bp LR4Ih/~ (1) 把a中取值为X者适当地改为0或1。 r:]tAdJ4R"m (2) b中只保留一个取值为{0或1}者,其余取值为{0或1}者皆改为u。 -xcp7KQ#Pg ] 若立方体c|d的每一顶点都被立方体a|b所包含,则称立方体a|b包含立方体c|d,记作; ez9G6Q ~ ?kx c|da|b \9}t|a 19.面(Face) $a)}\!XcC*_ 若立方体a|b包含立方体c|d,则称c|d是a|b的一个面。C5^;U1Ml 20.相交运算(intersection) 7D%Bp0NX5VQ 单输出函数的立方体a和立方体c的"交"是它们的公共顶点所组成的立方体。多输出函数的立方体a|b 和立方体c|d的"交"是单输出函数"交"运算的扩展,但多输出函数的"交"运算不再具有"公共顶点"的含义。我们只把它看作一种有用的运算,可用于"一致性"判断。'Z'^]VA!r;G 21.一致性(Consistence) 1J8I*`%|mh!^ID\ 两个立方体作相交运算时,若其输出部分出现q而其输入部分不出现q的话,则称此二立方体是不一致的,反之,它们是一致的。 N"q Ker1zcDYp 一致性就是不矛盾性。用真值表描述布尔函数时不会出现不一致性,因为真值表中是对每一个最小项分别进行描述。用覆盖描述布尔函数时就可能出现不一致性,因为覆盖中是对每一个立方体分别进行描述。一个立方体可能包含多个最小项,一个最小项可能被多个立方体包含。如果不小心,某个最小项的取值可能在这里被隐式定义为1,而在另外一个地方被隐式定义为0。如果出现这种前后矛盾的原始描述,后续工作就无法进行。因此在作逻辑综合之前,首先应对原始数据作一致性检查。若发现不一致性,则应纠正原始数据中的错误。 W1D1bJxHm $z,vl([$g 22.吸收 (Absorption) 运算 I;{D3_S1h9e5I 吸收运算的目的是:在不改变覆盖所描述的函数性质的前提下减少覆盖中元素的个数。令C ¢= S(C )代表对覆盖C作吸收运算,C ¢代表运算结果。其含义是:y'V1O%Ty~q { (1)若ci cj且ci, cj∈C则删去ci。a,ED!x ~Oa (2)若ci∈ C,且其输出部分取值全部为u,则删去ci。 .{o N$\KXq 23.余面(Coface) ']#K&ta+g 设c是属于覆盖C的一个立方体。如果:.ukJfB:r (1) c是立方体e的一个面,即: M)gxB[ u$lg c e vm_ @:m&I E-UM[dn (2) e和覆盖C中的每一立方体相一致。6M$C"f qMiW 则说e是c的(相对于覆盖C)一个余面。 8|Fng4Mr%x 24.立方复合体(Cubical Complex) _~3L6dl6E0{ Dj 覆盖C的立方复合体K(C)可由下述规则形成: (hs+^Z+G-T Y:J (1) 覆盖C中的每一立方体都属于K。 2a^H*D1KU (2) 设e是K中的一个立方体,则e的面以及相对于覆盖C的余面都属于K。通常情况下并不需要真的去求立方复合体,而是利用立方复合体的概念去阐述其他概念。 "sh/|O9BBdt 25.锐积(Sharp Product) 运算8EL3[!f(f 令a 、b是单输出函数的2个立方体,锐积运算a # b的结果是一个立方体的集合C。由a包含的顶点减去a ? b包含的顶点所形成的维数最大的立方体都是C的元素。(Fu-| f8B6q K0(C)=K0(a)-k0(a)∩K0(b) 8BdK q zO 上面的表达式说明锐积的本质是顶点集合求差。{f)zF{)d9y 26.星积(Star Product)运算F f A3X:T 设a和b是单输出函数的2个立方体,星积运算a * b的结果是一个新立方体c,c既不被a包含也不被b包含,c是被a∪b包含的顶点所构成的最大的一个立方体(c也可以为)。星积运算的特点是根据两个已知的立方体求一个新立方体,新立方体一定和原来的立方体不同。新立方体的维数可能增大也可能不增大,但是通过反复作星积运算就有可能求出维数更大的立方体。 \!_MX0eVCzAt 27.最小化覆盖(Minimum Cover)Q$k"]x$D2s7` 设初始覆盖为C,最小化覆盖M应满足以下要求: {#^?6S Qv l (1) M和C等价,即:M∩COFF=φ/d-s;bnn4zT CON#M=φ !X%WcIII0h'r (2) M中所有元素都是质立方体。即; l1]} x+\9e @NI7YK (3) M的成本最低。 4mW _4\jf V JI P$S%T(e{5m-e&}8H 28.无冗余覆盖(Non-redundant Cover)L"u Ob k.tVI 设初始覆盖为C,无冗余覆盖N应满足以下要求:F0qI [hdT7eD (1) N和C等价.7~:mI8]&a"T a8o @ (2) N中所有元素都是质立方体. m|N+b#tnq,^P (3) N中不存在冗余元素。即 ].]p!E3a ni#(N-ni)∩CON≠φ ni∈N HU"md{?;F +` QdH%a+q ] 29.极值(Extremal) cP1V8I$j%Ai 设SZ是质立方体集合Z的一个子集,e是SZ的一个元素,若e包含了某个不被SZ中其它元素所包含的真值顶点,则称e为极值。 ~ V6N6yUw3T 若: {e#(SZ-e)}∩CC≠φ e∈SZ (4-13)*n@'Ik:^1^4EMY1R t 则e是一个极值。式中CC是立方体的集合,它包含且仅包含全部待包含的真值顶点,用选拔法实现最小化覆盖时,极值应当被选为M的元素。理由是每个真值顶点都应当被M包含,而包含该真值顶点的诸立方体中,e的成本最低,因为质立方体和它的面相比成本较低。 r!Q6JG&l?/W i.zD2Q.wL 30.小于运算(Less Than) pW.f:g3B 小于运算是对覆盖A中的元素逐对进行比较,设被比较的两个元素是ai和aj,若: gC(G%y`4u,{ (1) ai的成本≥aj的成本%yiz!m%s[wJ0k4L (2) (ai#aj)∩CC=φ +t0^%D#|$](E'B 则说ai小于(劣于)aj,并从A中把ai删除。由此可知,小于运算实际上是删劣运算。 #aEW/U ^]1~ k 31.扇入(Fan In)'M ]:TP!_)E} 逻辑门的输入端数。e$s2L{6gC 32.扇出(Fan Out) ,Qp8K nub'b,l n 逻辑门的等价负载数。 @6]0|e-d 33.先农展开定理(Shannon's Expansion Theorem) D+sT?zs Jx7lDz!vv %d3|3|+Y h.]Ekg 先农展开把一个函数展开为2个函数的"或",而这2个函数的输入变量个数都比原来的函数减少了1个,降低了复杂性。 !u8]2N j f} 34.二叉判决图(Binary Decision Diagram, BDD) 9k#kh6{L,SUA-z2lY 二叉判决图是基于先农展开的图形表示,当把输入变量的顺序排定之后。BDD就变成有序的BDD(Orded BDD, OBDD)。OBDD适合于计算机作业。OBDD已经应用于多级逻辑综合和形式验证。OO"N9qr e1k~ d d)M` 35.组合逻辑电路(Combinational Logic Circuit)OL M!SnMj5Mp'@ 组合逻辑电路输出信号的取值仅仅依赖于输入信号的当前值。S4h-vDk8s#R 36.时序逻辑电路(Sequential Logic Circuit)"y(h"YkON 时序逻辑电路输出信号的取值不仅依赖于输入信号的当前值;还依赖于输入信号的历史值。 zK@8g8D`.d8A3P P 37.有限状态机(Finite State Machine, FSM) ;y oe8H~ q+e/i&a 时序逻辑电路的数学模型。有限二字限定该状态机的状态数不能是无限大。 ea1r4}l^:Qz | 38.完全规定的有限状态机(Completely Specified FSM)6j wW1BTW/C 状态表中若在每一输入组合情况下,其次态和输出都是唯一确定的,则称该有限状态机为完全规定的有限状态机。 不完全规定的有限状态机(Incompletely Specified FSM)&R-{;O F;A+sF(q*k 状态表中若在每一输入组合情况下,其次态和输出不是唯一确定的,则称该有限状态机为不完全规定的有限状态机。所谓不确定是指次态一栏出现了未明确指定的状态(用?表示);或输出一栏出现了未明确指定的值(用u表示)。 8S"aD x!Y;J+L } )}Y q0{M@!n 39.状态化简(State Minimization) hT!aT,X6l T"tVN(v 在不改变有限状态机性质的前提下,尽量把原始描述中的状态合并以减少状态的数量。 c L_'S0n/f^ 40.状态分配(State Allocation)W"Z;j`H0vo7H 统一考虑给有限状态机的每一个状态分配一个代码,目标是造价最低。 "H7S&DVP;]-E,OG(u ZESk#Ha[*awp%D N 41.等价状态对(Pair of Equivalent States)gV xlY 设状态si , sj 是某完全规定的有限状态机状态集合S中的两个状态,分别对其施加各种可能的输入组合Ip,若同时满足以下条件:#_4y7c'b+XmT9P(r-KS (1)输出完全相同,即 G @vemWn Z(si , Ip)= Z(sj , Ip) (Ip∈I , si , sj∈S ) ("="表示相同)ur1Ml!U TI j8X4X/DX0O (2)后继状态等价,即D,Ya u't:R` N(si , Ip)= N(sj , Ip) (Ip∈I , si , sj∈S ) ("="表示等价)0`3f.Cx?A 则称si , 和sj 等价,它们是等价"状态对"。 z$pnF9]#^ea+r 42.等价类(Equivalent Class)h/Dq pE 设S k是某完全规定的有限状态机状态集合的一个子集,若其中任意两个状态都?quot;等价状态对",则称S k为等价类。1e6qQKzl?GLIJ 43.最大等价类(Maximum Class of Equivalent States)t^ j8E-@D,Db F(T0A 不被其它等价类所包含的等价类称为最大等价类。在完全规定的有限状态机的状态最小化运算中,可以把一个等价类归并为一个状态。 O)e1X{m/b(x 44.相容状态对(Pair of consistent State)*tr Q:j-u:Njv8Z'o9rf 设状态si , sj是某不完全规定的有限状态机状态集合S中的两个状态,分别对其施加各种可能的输入组合Ip,当且仅当在状态表中明确规定的地方满足以下关系时:E&wL&c7o x (1)输出完全相同,即 'W b!F C~/C Z(si , Ip)= Z(sj , Ip) (si , sj ∈S ) ("="表示相同) 8N {H DTj+L (2)后继状态相容,即 X9m)t p[U2T N(si , Ip)≌ N(sj , Ip) (si , sj ∈S) ("≌ "表示相容) H-D'}dG 则称(si , sj )为"相容状态对"。 O.c^/N(}o,_ *|6DmX8g:wh N 45.相容类(Consistent Class)U2H~$Xc9W w(\.T 设Si是不完全规定的有限状态机状态集合S的子集,若其中任意两个状态都是"相容状态对",则称Si为相容类。 x.Sl|-z*l3f2r/B `}F W} x)u/B| 46.最大相容类(Maximum Consistent Class)'d#Q:S_ E;z+n&\b 不被其它相容类包含的相容类。%ZN;xn LG |
1. 逻辑综合(Logic Synthesis) 7bqX%d f-?s&z J-P EDA工具把数字电路的功能描述转化为电路的结构描述。实现上述转换的同时要满足用户给定的约束条件,即速度、功耗、成本等方面的要求。2c)P-h(J*^;mC3J 相关词汇:高层次综合,版图综合,约束条件。 /k;LQ]8ZJ4r+O'E 2. 高层次综合(High Level Synthesis) &j8s/^8^UW1T EDA工具把数字电路的行为(算法)描述转化为电路的结构描述,这里的结构描述通常指RTL描述。高层次综合工具的输出通常作为逻辑综合工具的输入。实现上述转换的同时要满足用户给定的约束条件,即速度、功耗、成本等方面的要求。)H/I i/rh0SqK 相关词汇:逻辑综合,版图综合,约束条件。Px3e9P]8r_*mB8w 3. 版图综合(Layout Synthesis) $mfz1J7m1Mc3c EDA工具把数字电路的结构描述转化为电路的版图描述,用于集成电路的制造。实现上述转换的同时要满足用户给定的约束条件,即速度、功耗、成本等方面的要求。 2Q'x f*Oo Kg*EP 相关词汇:逻辑综合,高层次综合,约束条件。+x$^)nBQ$u'A 4. 约束条件(constraint) bJ0eUYV"_1? 预先设定的限制条件。在高层次综合中,约束条件一般指用户给定的必须满足的条件,例如速度、功耗、成本等方面的要求。k^5P2n n'I 5. 行为描述(behavioral description)6L%Bq,H?-WP 用硬件描述语言以算法形式描述目标电路的行为特性,而不含任何结构信息。通常,在行为描述中,将数字系统的操作模型限制在一些预先定义好的代数和逻辑运算类型中(例如加法、减法、比较、赋值、循环等操作类型)。行为描述的抽象层次高于结构描述。 _$H dY&p?yV 相关词汇:结构描述。O vMs)\x_ 6. 结构描述(structure description)&l{ }x(_xK4g 电路的结构描述包含该电路的硬件模块组成及其互连关系的信息。硬件模块的粒度有大小之分,即结构描述也有抽象层次高低之分。'm mt J.il^q(|x 相关词汇:行为描述。 &}/kpbGN9v 7. 专用集成电路(Application Specific Integrated Circuit,ASIC)/V v4Oc0B'v9tr;w 专用集成电路是相对于通用集成电路而言,它的特点是:适合于某一特定的应用领域,需要量较少但又很急需。从设计的角度看,要求尽量短的设计周期和尽量低的设计成本,而把电路的制造成本放到相对次要的地位。 oa:zu!h8D 8. 系统级芯片(System on a Chip, SOC)I L^#S&Q:I"h 这里所说的系统是指既包含硬件也包含软件的整个系统。随着集成电路集成度的增加,已经有可能把整个系统容纳在一个芯片之内(在此之前是装配于一个机箱之内或一块印制电路板之内)。SOC技术的研究包括制造工艺和相应EDA软件的研究。:Uq&kLik 9. 硬连逻辑(hardwired logic) n?$l;~ V 硬连逻辑是相对于固件而言,控制电路如果由门电路(硬件)互连而成,称为硬连逻辑。\u w$T6{!k7Z s/g.ai't 相关词汇:固件。1QA1Y/Q7c$o 10.固件(firmware)9|(Bo(ui 固件是相对于硬连逻辑而言,控制电路如果由ROM实现,其可更改性介于硬件与软件之间,被称为固件。7_t#? xJyOA 相关词汇:硬连逻辑。 W e:v_9[;Ir,?j 11.控制流图(Control Flow Graph,CFG)1U Ba$A#y9SEJ 高层次综合的中间数据表示格式,表示操作的控制相关性。 0^ y'c Jn d t'`t&|E 相关词汇:数据流图,控制数据流图。 kr V3a$mCE!Z S 12.数据流图(Data Flow Graph, DFG)^!p p:CMYhl e 高层次综合的中间数据表示格式,表示操作的数据相关性。,@Ac-Oem3@ 相关词汇:控制流图,控制数据流图。 V,ctZ&u pf&J 13.控制数据流图(Control Data Flow Graph, CDFG) &d0@3] ]1u 高层次综合的中间数据表示格式,是把控制流图和数据流图合并在一起的一种表示格式。 ` LnM-Z.l}S+Lp 相关词汇:控制流图,数据流图。 h-]'V5` z)~| }/LC5t ~*uQ 14.控制步(control step)。#z!P)m\2e)` 一个控制步是一个基本时序单位,在同步系统中,通常对应于一个或几个时钟周期。,B1X |*J \;u4a 相关词汇:调度。-T opzz 15.调度(scheduling) 0Xwd%x@_o/Gmr'R 调度是将操作赋给控制步。调度的目标是:在满足约束条件的情况下,将操作赋给各控制步,以使给定目标函数最小。这个目标函数主要包括:所需控制步总数、延时、功耗以及硬件资源数量等。-E"P.}Bs+H dJ:e+r 相关词汇:分配,控制步。 ue` J8]m 16.无约束的调度算法"I6c m'Y{ AYY 无论设计者是否指定约束条件,调度算法都不考虑这些约束条件,直接进行调度。ASAP和ALAP都属于无约束的调度算法。 N KY xM,a Zgz2`1B1] 相关词汇:调度。 d @ x*X \!a` 17.分配(allocation)|)jw I;|(~ 分配是将操作赋给相应的功能单元进行运算,将变量(或值)赋给寄存器加以存放,将信息传输关系赋给多路器或总线实现信息传输。分配的目标在于使硬件资源的花费最少,硬件资源包括功能单元、存储单元和数据传输通路。 .G9pG/]'J0hX 相关词汇:调度。^#} Yy1j0f#w v b Dd(F Cb 18.模块确定(module binding) 5NP6t Q ] C\-| Gf 模块确定与分配通常在一起进行,也可以统称为分配。其任务是把数据通路的抽象结构用具体的部件实现,例如某个操作可以被2种以上的功能单元实现,究竟选用哪一个功能单元则是模块确定的任务。各部件的实现既可调用标准单元库中的部件,也可以自己设计实现。 (pu-ggl 相关词汇:分配。8qC/{o?%T%v Z'l 5Kw+S@8M-W 19.ASAP调度算法 (as soon as possible) j7_3p:]#W"p7a 将所有操作赋于最早可能调度到的控制步,又称作尽可能早调度算法。调度过程中不考虑用户给定的任何约束条件,属于无约束调度算法。调度结果虽然不理想,但却能给出控制步的下限和资源的上限。 Ea-^3QR1q L 相关词汇:ALAP调度算法。l1C&TX;K9{&Mg4@ +j~i?D%o!R 20.ALAP调度算法(as late as possible)e t r~/sZ6z3m 将所有操作赋于最迟可能调度到的控制步,又称作尽可能迟调度算法。调度过程中不考虑用户给定的任何约束条件,属于无约束调度算法。调度结果虽然不理想,但却能给出控制步的下限和资源的上限。 5u,F!j$v2f n%G 相关词汇:ASAP调度算法 X5RL%G~%\ IE 7W P7a/z q&Y3c8Q 21.列表调度( list scheduling )算法 #? lS J8C5M 首先在ASAP和ALAP调度的基础上得到每一个操作的调度区间,然后按顺序从第一个控制步开始直到最后一个控制步逐步进行调度,每次仅考虑一个控制步的调度。对于当前控制步,构造一个就绪队列,将当前控制步中可以执行的操作存放于该队列中。就绪队列中的操作依照某种优先级函数排序。在满足硬件资源约束的条件下,具有最高优先级的操作被调度到当前控制步中。在下一步的调度中,首先修改就绪队列,然后重复上述调度过程,直到没有操作可以被调度到当前控制步中为止。 2gW5Xh Rt 相关词汇:ASAP调度算法,ALAP调度算法。"r\ycf*G5V6Tw*ej 22.图着色算法(node coloring))y a|)e T4x 图着色算法要求用最少的颜色对给定的图形着色,约束条件为几何位置相邻的图形应着以不同的颜色。图着色算法可以用于解决许多问题,包括分配问题。 9RTP6_yx.g]g 相关词汇:分配,冲突图。 ] C0x4u,oO9bu 23.冲突图(conflict graph)。 7Dp(HOzM]0Y iX 图着色算法使用的图模型称为冲突图,冲突图G由二元式组成: 7b&r+^\ ?wm G = { V, E }]%zo Wh-|7SJes 其中 V为结点集, V = { vi | 需要着一种颜色的区域i} &?!w |(B7x%OV E为边集, E = { (vi , vj) | 不可着同一种颜色的结点i与结点j之间的一条边}*W9QV+S5Wo\'^ 相关词汇:图着色算法。 aQvgMn |
1. 形式验证(Formal Verification) jp Vtr 指从数学上完备地证明或验证电路的实现方案是否确实实现了电路设计描述的功能。-`6Mm&n~$XWm 2.仿真验证(Simulation Verification)]A'V {fy"] 指从电路描述(语言描述或图形描述)中提取出模型,然后将外部激励信号或数据施加于该模型,进行计算并观察输出结果,判断该电路描述是否实现了预期的功能。 !}zg}d2s @l 3. 等价性验证(Equivalence Checking) !^rJZ?2qSnA"S 主要指验证两个方案之间的等价性,一般用于底层验证,如逻辑综合前后方案的验证。1P+yr1^8U{@ 4. 性质验证(Property Checking) `2[ayu.g 指对一个实现方案,不是去验证它所有的行为,而是验证它是否满足某些规则或性质。 ~)bVK0@]+iX-S[$c 5. 性质(Property)'u'_B}m@;p4fu2t 对系统所期望的与时间相关的行为。 :sl@WhE 6. 模型判别(Model Checking)%rU6O/qal 采用状态机分析或者称为状态空间搜索的技术来判别用某种时态逻辑所描述的命题正确与否。9OFB_tqS2e0Ez 7. 时态逻辑(Temporal logic) 2A]:cy8R 是一种表述系统所期望的性质的非常精确和方便的形式化手段。 YS/k)fZT4]2} 8. 二叉判决图(Binary Decision Diagrams, BDD) .yWH9nj 它是一种用来表示正则布尔函数的有向无环图,经过化简的BDD能有效地表示和化简布尔函数,并完成布尔函数上的运算和操作。 W!}*GmeP` 9. 有限状态机(Finite-State Machine,FSM) z)D r,_R(iO6p,O *s-@)x'Y-@7je4F9\ 10.定理证明(Theorem Proving)of6}{V-u4U 运用公理和已经证明的定理证明电路的描述是正确的。"ue'\WF3uW~ 11.断言(Assertion);Hh H qpZ;j*F&\i 用户指定逻辑电路所要实现功能的描述。!Bwb+_fJ*qr'I:k 12.复位等价(reset equivalence)U*[hE#Yq 如果两个电路都具有外加reset状态s1和s2,则两个电路的等价当且仅当s1和s2等价。 gMs0Y n+W 13.同步后等价(post-synchronization equivalence)~0]?@!l,w,P 如果两个电路在同步化之后的行为相同,则认为这两个电路是等价的,至于它们的到达同步的同步时序是否相同则无关紧要。g{$sSGiL 14.可安全替换等价(safe replaceability equivalence) 5K)u aw N 对于任意的输入序列,要求替换电路中的每个状态在原电路中都存在一个一致的状态,使得对于这个特定的输入序列,具有相同的输出响应。 符号模型检验(Symbolic Model Checking)i*Q4N\0e 对模型检验方法的改进,用一个BDD来表示整个电路,将状态转换函数和输出函数合在一起。 [5b2\1ERs&k 15.反例(Counter Example)6F#tFA;C]8| ZY2p&pC 16.计算树逻辑(Computation Tree Logic) _NGZi 是一种分支时序时态逻辑,描述关于具有不同路径的计算树的特性。 8Z?'N'O3e4Qe7T9@]9{ 17.执行树(Executing Tree)(H(e Q1s2X3[fW e 将原来流程图中的所有分支简单展开,执行树的根节点就是原来的初始节点,每一个叶子节点后都是合并wait语句,每一条路径都是一种可能的执行情况。S"@B\^B |
1.故障(Fault) '_6Rko5\W&fM8@ 电路产品与设计要求不符称为故障(Fault)。W.R].n%} 2.故障检测 (Fault Detection))oR+[hri8N 判断故障是否存在,即只判断有无故障,称为故障检测 (Fault Detection)。|zZ g G&{s0i 3.故障诊断(Fault Diagnosis)或故障定位(Fault Isolation)3F!W i.Im!?k| 若不仅判断是否存在故障,而且需要指出故障位置,称为故障诊断(Fault Diagnosis)或故障定位(Fault Isolation) 7b F#ih];gB"V 4.测试码自动生成(automatical test pattern generation, ATPG)f wt8i4`#hC 利用计算机辅助设计工具寻找正确而充分的测试码。$Tr8?2A:Q6SE6y 5.故障模拟(Fault simulation) :Pb`S5BZ4tb:E$k 在生成测试码之后,要用模拟的方法检验测试码的正确性,要分析故障覆盖率。用于检验故障测试码的逻辑模拟称为故障模拟(Fault simulation)。3q JZu_P 6.故障覆盖率 7n+l.D0^%Vh{7x'j4m 故障覆盖率是指一个测试集已测故障数占所有可测故障数的百分比。K"@;UYB V/m:j 故障覆盖率 = ×100% W1CS_.e 7.可测性设计(Design for Test) F&`"NKH4vp 使用某种电路结构可以使测试码容易得到,或者直接在电路内部增加测试机制,自动测试,自动判断是否有故障存在。这种在设计过程中考虑可测性的设计方法称为可测性设计(Design for Test)。3l7ZY7p3u8] 8. 故障模型(Fault Model)UH O rI3ng 一个电路或元件的物理故障是各式各样的,故障的种类和故障的数目都有很大的差异。为了便于研究,按照故障的特点和影响将其归类,称为故障模型(Fault Model)upakN5r+EX@!e 9. 逻辑故障wI[Lg;OU 逻辑故障指使电路逻辑功能发生错误的故障。P8U9^(p7pQ 10. 参数故障V6x~@!ry5h 参数故障指电路参数的变化引起的故障。 c4ak8q_ J&DU:wM7Z 11.永久故障(Permanent Fault)、间歇故障(Intermittent Fault)和瞬态故障(Transient Fault): R4lq0C1}K/~ 在测试时始终存在的故障称为永久故障。永久故障也称为硬故障。 6{t0@'o|[vD ?,C 间歇故障时有时无,如线路接触不良就常引起间歇故障。 bK#]+N#J 瞬态故障常由于外界的干扰引起,难以人为重复出现。 %V)Ul P0jE7E 12.固定型故障(Stuck Fault): 9Q7bnD?h.Ma4ef 即某个信号线的值固定为某一个电平值。值为'1'的故障称为固定1故障(Stuck-at-1 Fault),记为s-a-1;值为'0'的故障称为固定0故障(Stuck-at-0 Fault),记为s-a-0。如记号Gs-a-0表示信号G的故障类型为固定0故障。 PZS&B7@M 13. 单故障(Single-Fault)和多故障(Multi-Fault): y I$Xx\5|X&Z Z0d 如果一个电路中只有一个故障,称为单故障。同时有多个故障的情况称为多故障。 z"Ok+~#X*~zm!\ J 14. 测试向量(Test Vector):1@Qqj/j0e?3| 测试时加在电路各输入端的向量称为测试向量。对应于每个测试向量的正常电路的输出向量称为无故障输出向量。h[-E-b2DO 15. 测试(Test):9b]}0t1f-v,r"^w7f 有了测试向量和对应的无故障输出向量,我们就可以据此测试并判断电路有无故障。于是由测试向量和无故障输出向量组成一个测试(Test) /`W]`.fA$aBZI 16. 测试集(Test Set): [5QM{ Z 通常,要测出所有故障,需要多个测试向量,称为测试集(Test Set)。 d,z&J,Zx 17. 冗余故障(Redundant Fault): [ s9P Q` DU 不能被检测到的故障称为冗余故障(Redundant Fault)。冗余故障的特点是该故障不影响逻辑功能。^!GDm/R 18. 完备测试集(Full Test Set):.t@ \0f9A MQ 如果一个电路存在一组测试可以将所有非冗余故障检测出来,称这组测试为"完备测试集"。对于无冗余故障的组合电路来说,由真值表得到的所有测试向量组成的测试集,就是一个完备测试集。 9T QOYQ3OImE 19. 等价故障(Equivalent Fault):)P-M.[ t J,`? 设能够检查故障a和b的测试集分别为Sα和Sβ,且SαSβ,则称故障α支配故障β,记为α<=β,或β=>α。如果且SαSβ,且Sβ Sα,则称故障α与故障β等价,记为α<=>β。 e/v4cn \*gmo(I 20. 代表故障(Representational Fault):2e5Y:~ A(E8QH 在求测试集时,对等价故障,只要对其中某一个故障求测试即可,称为代表故障。 d1a?%u-Vv^ b$w\ 21. 故障诊断测试集(Fault Detect Test-Set): \$c1[3T5a Ip| 能够唯一确定各个代表故障的测试向量集合。(OQ:KFG 22. 穷举测试码 (Exhaustive Test Pattern): _I)M)L8Q/wP$g 根据电路的输入端个数,将所有可能的输入向量组合作为测试集。 7a]t(F0P G,Jh!u 23. 测试码自动生成(Autometic Test Pattern Generation,简称ATPG): A8YS#`6c$KAh? 根据逻辑电路本身的结构用算法自动生成测试码。 24. 故障敏化(Fault Sensitization): bo;XSQ3X2G(k 输入测试向量应能够使得故障点g在正常情况下与故障情况下状态值不同。称为故障敏化。有至少一个外部输出端的正常值与有故障时的值不同。 k,PW_ } 25. 敏化路径(Sensitized Path): {/@lA[+K 从故障点出发能找到一条或几条路径到达输出端,使该路径上每个节点的正常值与有故障时的值不同。这条路径称为敏化路径(Sensitized Path)。 ])~e|:G 26. D和D:]9K[&cz8U 一个电路存在故障时,某些信号值与正常状态下的值不同。当正常状态下的值为'1',而存在故障时的值为'0', 就用D来表示。反之,若正常状态下的值为'0',而存在故障时的值为'1', 就用D来表示。[3x;B A(BM:Zh 27.故障原始D立方(Primitive D-Cube of Fault,简称pdcf): 'K#X4q(V%Q)pwb%~Y\ 表示故障点作为输出端的元件,当输出端为D或 时的输入端向量组成的立方体集合。 R"NA6f JG&b 28. 传播D立方(Propagation D-Cube, 简记为pdc): 1T#Oa.R2oc? 又称为原始D立方(Primitive D-Cube)。它描述一个元件对D或 传播的特性。其特点是元件的输入和输出两方均必须有D或D出现。输入方有两个以上的D或D称为多重传播D立方。 ;A(glF Q#dK8y u(E 29.测试D立方(Test D-Cube): 6d+poh7j 对电路中各个信号节点依次排列,它们的动态状态取值组成的含有D或 的值向量。 ,bEm ghA4MI 30. D驱赶(D-Drive): 6M(}2N"_1O1h6Hz}U 从初始测试D立方出发,将故障D或 向输出端传播,称为D驱赶(D-Drive)。 8m2Ns u)JSX2y e 31. D前沿(D-frontier): v1W2yQ;H 对每个测试D立方需要作D驱赶的负载元件的集合称为D前沿(D-frontier)。 7Ggv~"q%Wm 32. 求蕴函(Implication): _R ~$vS1hz)l q] uF 在D驱赶过程中,对某些已经能够确定的值要及早确定,称为求蕴函(Implication)。%] Ps8@!G!t UT 33. 线确认(Wire Justification): ?1DB:KnV9?5EY"k? 求蕴函同时要对没有赋值的信号节点确定它们的值。称为线确认(Wire Justification)。s6c(o)h)[!n n 34. 一致性操作(Consistency Operation):W5Z-k/j:\Lg 在求蕴函和线确认的过程中都要检查所求的值是否有矛盾,统称为一致性操作(Consistency Operation),或称相容性检查,也叫做C驱赶。 8g|Ai4_N O 35. C前沿(C-Frontier): ?'iO$g+M,z 在每次求得新的测试D立方时都要做一致性操作。需要做一致性操作的元件集合称为C前沿(C-Frontier) 。&J9T%{i;tH 36. 故障模拟(Fault Simulation ):*H-o]c QcBx 在模拟过程中插入故障,根据故障情况下对输入向量的响应和正常状况下的响应相比较,决定输入向量是否有效。"jX1B ?JE2f 37. 演绎故障模拟(Deductive Fault Simulation ):,Vc%Mh%Q G} 对于一个输入向量只对能影响下一级门的输出的那些故障进行计算。 frP+LJ @e@ X:l 38. 同时故障模拟(Concurrent Fault Simulation ): `g8Nvqx5m\ 在正常电路模拟的同时进行故障及其传播的计算。4s1q EQ9EZ f h 39. 可测性设计(Design for Test, DFT ): 0qwx6oA 可测性设计应考虑下列三个方面的问题:(1 )变不可测故障为可测故障;(2 )测试数据生成的时间少;(3 )测试数据少。+GN8m6DR;|X 40. 电路的可测性(Testability): &F N;JF)P[Er.cSu 包括下列两个方面:(1 )要容易由外部输入信号来控制电路中各节点的电平值,以便能够敏化故障和控制敏化通路上的各控制信号。 (2)要容易建立故障敏化通路,内部故障能构传播到外部输出端,以便能够从外部输出端口观察内部故障是否存在。 jef2^/z1Y 41. 内建自测试(Built-In Self-Test, 简称BIST ): U!sd5L;gSdq 在集成电路芯片内增加产生激励和做测试分析的电路,使芯片不但能完成逻辑功能,还能在外部给定测试方式命令时进行自我测试分析,并输出结果。 g lZ#|t$GY |
文章评论(0条评论)
登录后参与讨论