原创 【博客大赛】FPGA实战演练逻辑篇20:SDRAM电路设计

2015-5-3 22:15 3021 17 21 分类: FPGA/CPLD 文集: FPGA入门

SDRAM电路设计

本文节选自特权同学的图书《FPGA设计实战演练(逻辑篇)》

配套例程下载链接:http://pan.baidu.com/s/1pJ5bCtt

 

         如图3.39所示,SDRAM的电路很简单,只要将地址总线、数据总线、控制总线连接到FPGAI/O口上即可。由于使用的是SDR SDRAM,应用中速率一般在100MHz左右,没有必要做等长处理,只要确保整体的走线长度不要过长,SDRAM的时钟走线干净可靠即可。此外,SDRAM的时钟信号SD1_CLK也不能随便找个FPGA引脚就乱接。(特权同学,版权所有)

20150503221431528.jpg

3.39 SDRAM存储器接口电路

         如图3.40所示,在FPGA这端,我们是把SD1_CLK专门连接到了PLL1_CLKOUTp这个引脚上。这个引脚有什么特别的,它又有什么学问?它的作用和它的名字一样,我们可以先找到它下面的一个引脚名为PLL1_CLKOUTn,他们是一对的,他们的时钟源是来自于FPGAPLL。为什么PLL输出的时钟一定要有专门的这样一对引脚呢?和前面的全局时钟网络存在的意义有异曲同工之妙。PLL到这对引脚上的延时相对是比较受控的,目的就是为了得到更低延时、更稳定可靠的时钟信号。SDRAM的时钟高达100MHz以上,所以就必须使用这个专用的引脚。(特权同学,版权所有)

20150503221452263.jpg

3.40 FPGA端的SDRAM时钟引脚连接电路

 

 

 

文章评论4条评论)

登录后参与讨论

用户440847 2015-10-23 17:35

初学者的福利

用户1711475 2015-5-14 10:15

写的不错,值得一读。

用户1775009 2015-5-11 20:14

谢谢特权

395354912_796243290 2015-5-9 19:51

特权大哥您好,我想问您两个问题:1. 究竟什么情况下,我们需要对存储器的地址线,数据线分别作等长处理? 2.一根导线蛇形布线时该如何设置它自己内部线线之间的距离?也就是同一根线线线之间的距离多少时不会引起信号传输受影响方面的问题?希望您能较详细的解答,谢谢!!
相关推荐阅读
特权ilove314 2016-06-30 21:16
例说FPGA连载6:FPGA开发所需的技能
例说FPGA连载6:FPGA开发所需的技能 特权同学,版权所有 配套例程和更多资料下载链接: http://pan.baidu.com/s/1c0nf6Qc   前面的文字已经做了很多铺垫,相信读...
特权ilove314 2016-06-28 21:09
例说FPGA连载5:FPGA的优势与局限性
例说FPGA连载5:FPGA的优势与局限性 特权同学,版权所有 配套例程和更多资料下载链接: http://pan.baidu.com/s/1c0nf6Qc   若要准确评估FPGA技术能否满足开...
特权ilove314 2016-06-28 21:05
例说FPGA连载5:FPGA的优势与局限性
例说FPGA连载5:FPGA的优势与局限性 特权同学,版权所有 配套例程和更多资料下载链接: http://pan.baidu.com/s/1c0nf6Qc   若要准确评估FPGA技术能否满足开...
特权ilove314 2016-06-26 22:11
例说FPGA连载4:FPGA语言与厂商介绍
例说FPGA连载4:FPGA语言与厂商介绍 特权同学,版权所有 配套例程和更多资料下载链接: http://pan.baidu.com/s/1c0nf6Qc   Verilog与VHDL 说到FP...
特权ilove314 2016-06-23 21:26
例说FPGA连载3:FPGA与其它主流芯片的比较
例说FPGA连载3:FPGA与其它主流芯片的比较 特权同学,版权所有 配套例程和更多资料下载链接: http://pan.baidu.com/s/1c0nf6Qc   FPGA、ASIC和ASSP...
特权ilove314 2016-06-21 20:32
例说FPGA连载2:FPGA是什么
例说FPGA连载2:FPGA是什么 特权同学,版权所有 配套例程和更多资料下载链接: http://pan.baidu.com/s/1c0nf6Qc   2015年伊始,Intel欲出资百亿美金收...
我要评论
4
17
关闭 站长推荐上一条 /2 下一条