原创 基于Verilog HDL的数字系统设计入门教程(CPLD篇)——第三天

2009-8-5 23:37 2919 7 7 分类: FPGA/CPLD
1.简介
    希望通过今天的学习和实验,大家能掌握以下要点:


  • 轻触开关(按键)的基本工作原理;
  • 利用RTL电路图观察器观察电路结构;
  • 基于原理图方式的Quartus II输入设计方法。


2. 实验环境
(1)本实验的软件实验环境为:
?        操作系统:Windows XP +SP3;
?        EDA软件:Quartus II 9.0 SP2。
(2) 硬件实验环境:
?        [PN09-03]MAX II CPLD 启蒙板(主芯片EMP570T100C5N);
?        [PN09-04]EDA/MCU扩展实验板;
?        [PN09-02]Altera USB Blaster。

……………………………………………………………………………………
7.后记

    本部分教程原打算讲解按键消抖的原理和实现,但是一路写下来,发现篇幅已经有些长了,为了控制每篇教程的知识容量,所以就把这个部分的内容放到下一篇教程中去。
    本篇中加入了少量Verilog HDL的内容,属于自己的一些总结,也参考了不少书籍,希望对大家有所帮助。
    LED和轻触开关是最常用的器件,典型的输入输出设备,很多时候在我们调试过程中可以起非常大的作用,所以很多系统设计的时候都会用这个来进行状态显示和信息的输入。从这两个简单的元器件,我们可以衍生出非常多的应用。可以不夸张的说,有了这两个器件,数字电路课程中的很多东西都可以进行验证和实验了。不过也正是因为简单,所以很多时候引不起大家更大的兴趣,只能在入门的时候勾起大家的好奇心。
    写东西和提纲所设想的还是有比较大的区别,有时候下笔如有神,根本就刹不住车,就变得又臭又长了……
    后面两天有一些私人的事情,可能下一篇教程需要等上几天才能放出,希望大家能理解并支持我。


教程和代码下载:


http://www.5ifpga.com/viewthread.php?tid=121

文章评论0条评论)

登录后参与讨论
我要评论
0
7
关闭 站长推荐上一条 /3 下一条