原创 运放电源去耦旁路措施

2008-10-8 20:45 7517 7 7 分类: 模拟

转载整理自:http://www.ic37.com/htm_tech/2008-1/46521_285830.htm<?xml:namespace prefix = o ns = "urn:schemas-microsoft-com:office:office" />


 


运放电源去耦旁路措施


 


 


 

 

 

                                  bca99713-3384-4d7c-9c32-7853d95764cd.JPG


 

 


<?xml:namespace prefix = v ns = "urn:schemas-microsoft-com:vml" />


每个集成运放的电源引线,一般都应采用去耦旁路措施,即从电源引线端到地跨接一个高性能的电容,如图所示。图中的高频旁路电容,通常可选用高频性能优良的陶瓷电容,其值约为0.1μF。或采用lμF钽电容。这些电容的内电感值都较小。在运放的高速应用时,旁路电容C1C2应接到集成运放的电源引脚上,引线尽量短,这样可以形成低电感接地回路。当所使用的放大器的增益带宽乘积大于10MHz时,应采用更严格的高频旁路措施,此时应选用射频旁路电容,如0.1μF圆片陶瓷电容,同时每个印刷板或每45个集成芯片再增加一对(C1C2)钽电容。对于通用集成芯片,对旁路的要求不高,但也不能忽视,通常最好每45个器件加一套旁路电容。不论所用集成电路器件有多少,每个印刷板都要至少加一套旁路电容。


电路具体处理


     我们可以在电路中数数有多少个芯片有几个电源端(正负电源),在每个电源端都接一个去耦电容到地端。有时在电路图上可以看到下图所示的这样,电源连了很多电容到地端,其实这些就是去耦电容,在布PCB时,要在芯片电源端就近布置这些去耦电容,而不应该把去耦电容在电源部分都布了,这样的话就起不到去耦的作用


  点击看大图


 


 


参考资料:


1.贴片独石陶瓷电容器电气特性说明说明


 

pdf


 

2.陶瓷电容封装指南


 


pdf


 



 


3a6b22bd-50c2-4a19-9cda-aa70f1aa9ba8.JPG


        陶瓷电容       


 


94298bc5-70ca-4b15-ba97-ca8a07d02c6e.JPG


      贴片陶瓷电容


 

        61158115-c93e-4598-8623-3ca969625105.JPG  


           

独石电容 

 


 


   96f6ca32-c1e7-43f2-8787-7228b5918345.JPG



         贴片独石电容

PARTNER CONTENT

文章评论0条评论)

登录后参与讨论
EE直播间
更多
我要评论
0
7
关闭 站长推荐上一条 /3 下一条