原创 Allegro学习笔记之3—电源层、地层分割

2009-6-10 11:07 13357 11 11 分类: PCB

Allegro学习笔记之3—电源层、地层分割<?xml:namespace prefix = o ns = "urn:schemas-microsoft-com:office:office" />


现在的FPGAARMDSP等芯片电源都分好几个电压,内核电压(VCCINT通常90nm工艺为1.2V130nm工艺为1.8V)、辅助电源(VCCAUX)IO电压(VCCO),所以在多层板就需要分割电源层。还有就是ADDA电路,模拟地和数字地也需要隔离,多层板的底层需要把模拟地和数字地分隔开。


下面以6层板地层分割为例,说明Allegro层分割的步骤:


1.选择菜单栏 AddLine(当然Add菜单下面的CircleRectangle都行,只要能画封闭区域就行)


 


45bcffe0-6f09-46b2-b9c1-c857fc836ff7.JPG


 


1.      Options选项框的选择如下:其中


?        Active Class选择Anti Etch,隔离层,由于是要画隔离线,所以要选隔离层;


?        Subclass   选择GND/VCC,也就是选择所要分割的平面,多层板通常是对电源层和地层进行分割;


?        Line lock    选择默认的就可以,就是走线的时候,拐角走45°;还可以选择Arc有弧度的拐角;


?        Line width   填写20,这样的话隔离线的线宽就为20mil


 


ca5097d4-3fe3-48af-a8a0-a3f5af763072.JPG


 


2.      在层中绘出想要隔离分割的区域


 

点击看大图 



 


4.选择菜单栏Edit——Split Plane——Create


 


f8c63cec-5947-435a-85c6-6129f1e718ac.JPG


 


5.选出所要分割的层(也就是刚才在Anti Etch画线那层),选择Dynamic动态覆铜,这样的话会自动避让过孔走线什么的。


 


f55005ef-62d3-4c7e-87a9-b5d7ac20286a.JPG


 


6. 选择相应的Net,直到最后一块区域完成。


 


点击看大图


 



      下面是对Xilinx FPGA Spartan 3E XC3S500E FT256BGA封装芯片的电源层的分割。


 


415e24d9-9768-42d4-b0e8-2a0c7749ca40.JPG


 


参考资料:


1Allegro中电源层分割的步骤-电子开发网


http://www.dzkf.cn/html/PCBjishu/2008/0903/3332.html  


2)想问问过来人都是怎么应对跨分割走线问题的![中国PCB论坛网]


http://www.pcbbbs.com/dispbbs.asp?boardID=4&ID=182070&page=12

PARTNER CONTENT

文章评论0条评论)

登录后参与讨论
EE直播间
更多
我要评论
0
11
关闭 站长推荐上一条 /3 下一条