这是我在以前做的一个东西,硬件架构是51+FPGA(ep1c6),算法思想是DDS,这个大家都很清楚的啦,所以我就不必说了!输出最高的信号频率是230MHz,正弦!实测的!这个还要看你的DA了!附件是部分源代码(c51+VHDL)!不知大家有没有兴趣?
觉的好就投一票了!
发布
谢谢啦
请问您做过线性调频信号发生器的仿真吗?有的话能发一个给我吗?
我现在作毕业设计:基于FPGA的线性调频信号发生器 载频150MHz,调频50MHz
我邮箱:602922883@qq.com
用户209396 2009-8-20 22:10
用户1376340 2009-7-16 10:16
用户390908 2008-8-23 11:19
用户129366 2008-1-19 23:00
谢谢啦
用户277306 2007-6-19 09:03
用户200271 2007-5-27 13:49
请问您做过线性调频信号发生器的仿真吗?有的话能发一个给我吗?
我现在作毕业设计:基于FPGA的线性调频信号发生器 载频150MHz,调频50MHz
我邮箱:602922883@qq.com
用户44267 2007-5-18 20:22
用户67645 2006-11-24 12:04