30. 为什么有些放大器带容性负载时振荡?
运算放大器的输出阻抗和容性负载的电容可能形成一个阻容振荡。 输出阻抗和容性负载在输出级形成一个R-C振荡,从而在反馈信号中就引起了附加的相位滞后。CMOS放大器有一个较高的输出阻抗这将会导致电极接近或低于 该运算放大器的单位增益频率。 电极的附加相位滞后会削弱运算放大器的相位裕度,放大器的总相位滞后引起单位增益频率的相角增加超过180度,在振荡器里这个结果会导致在单位增益中总的 反馈相移超过180度。CMOS放大器的输出阻抗在100和500之间,引起的极点频率相对较低。同理,高速双极性运算放大器的输出阻抗在1到100的范 围,造成的极点频率与CMOS运算放大器相比要高的多,从而使极点远离器件的单位增益频率。 CMOS放大器对容性负载的驱动,可以通过在输出端放置输出电阻和外接“正反馈”电容器得到改善。 CMOS运算放大器的数据手册中有一节就是关于如何进行容性负载补偿的。
31. 什么是谐波失真?
谐波失真(Harmonic Distortion)是由于信号线路的非线性在放大器输出端产生的无用的杂散的信号。 输入是正弦信号时,这些杂散的信号将以输入频率的整数倍出现(例如,二次谐波,三次谐波)。
32. 什么是输出漏电流(ILEAKAGE)?
输出漏电流(ILEAKAGE),是电流进入比较器的输出端(输出驱动为高)。 它常出现在集电极开路和漏极开路的输出端。
33. 什么是电源抑制比(PSRR)?
电源抑制比(Power Supply Rejection Ratio): 输入失调电压的变化量和电源电压的变化量之比 PSRR(dB) = 20log 10 (DVOS /DVS )
34. 什么是线性相位偏差?
线性相位偏差(Linear Phase Deviation): 在某一特定频段里,用来衡量运算放大器的闭环相位响应如何接近并跟随相位变化和频率的线性关系。
35. 什么是- 3 db带宽(或小信号带宽,SSBW)?
-3 db带宽(或小信号带宽,SSBW)是指在闭环放大器的小信号的输出幅度的值随频率降低到3分贝时的频率。
36. 共模电压的范围(Vcm)是什么?
在输入端电压范围的典型值,决定了该放大器的性能。
37. 放大器指定的电源范围是什么?
指定的电源范围是说明运算放大器工作时要求的电源电压。
38. 什么是输出吸收电流(ISC-)?
输出吸收电流(ISC-)是指比较器的最高输出负电流。
39. 什么是输出电压摆动(Vo)?
输出电压摆动(Output Voltage Swing) :是指在特定负载和电源电压下输出电压的最大峰峰值摆动。
40. 双极性( LMxxxx)运算放大器的SPICE模型工作的很好,而CMOS型(LMCxxxx)运算放大器的SPICE模型不能运行。是不是需要设置SPICE的选项?
为了给模型输入适当的偏置电流,CMOS运算放大器SPICE模型需要把默认GMIN 选项设置为最大的SPICE封装值。有关这个,这里有个评论 http://www.national.com/appinfo/amps/放大器_spice_models.html op amp SPICE models web page, 也有几个模型文件。设定选项GMIN=1E16,给模型超低输入偏置电流,并且提高收敛。 在 http://www.national.com/appinfo/webench/放大器 运放WEBENCH仿真环境中, 这个选项给出了正确的设置。
文章评论(0条评论)
登录后参与讨论