原创 时序的一些知识点

2011-6-2 16:34 4024 9 9 分类: 工程师职场

Path & Analysis Types Path

3d277d09aeeb0f3d6b60fbb8.jpg
Launch & Latch Edges

8072e3a4fcaef0ee9052ee85.jpg

 

Setup & Hold

e1e560cc8456740901e92887.jpg

Clock Arrival Time

5eb763eca76fa8242697918d.jpg
Data Required Time - Hold

9ac371fbf58c943b4f4aea8a.jpg

Setup Slack

 

 

18f2b8cbc8db0b06be09e695.jpg

Setup Slack (cont’d)
Positive slack? Timing requirement met
Negative slack? Timing requirement not met
Setup Slack = Data Required Time –Data Arrival Time



Hold Slack

282953ef7c645ef6ce1b3e91.jpg

Hold Slack (cont’d)
Positive slack? >Timing requirement met
Negative slack? >Timing requirement not met
Hold Slack = Data Arrival Time – Data Required Time


Recovery & Removal

6420542bb4a1cce3e6cd409d.jpg

setup:在时钟到来之前,数据保持稳定不变的时间,如果建立时间不够,数据将不能在这个时钟上升沿被打入触发器。(Tlogic_min+Tclock_q_min >Tskew+Thold)(Tskew考虑时钟树向前偏斜的情况)

hold:在时钟到来之后,数据保持稳定不变的时间, 如果保持时间不够,数据同样不能被打入触发器。(Tclock>Tclock_q_max+Tlogic_max+Tseup+Tskew)(Tskew考虑时钟树向后偏斜的情况)
                                                  
49e3b600d5a7e1cfe850cd1c.jpg

降频一般是可以解决setup violation的,但是如果出现hold violation, 如果负slack的值比较大,一般要修改设计或约束,如果负slack值较小,可以在P&R阶段通过insert buffer 来fix掉

recovery:有些类似于setup检查,是指撤销复位时,rst变到非复位状态的电平必须在clk之前一定的时间到来,可以保证clk在采样时,DFF处于非复位状态

removal:有些类似与hold检查,但又不完全相同,它是指复位时,rst在clk到来之后还需要维持的时间,否则会出现复位不成功

clock skew:clock在不同时序器件clk脚上的时间差异叫做clock skew

clock uncertainty:clock在时序器件clk脚上的不确定性,包括clock jitter和clock skew两部分的总和.

clock transition:clock信号的skew时间。分为上升沿时间和下降沿时间。

clock gating:指门控时钟。由于低功耗的要求,有些模块会停止工作。通过停掉clock减少这些模块的耗电.

clock jitter:clock源是芯片外部管脚引入或是内部PLL产生的。clock的每个周期时间都会有微小的偏差,这种偏差叫做clock jitter.

clock latency:clock源到时序器件的clk脚的延迟叫做clock latency.

clock tree:从一个clock源出发,clock网络经过多级buffer,到达每个时序器件的clk脚。为了保证从clock源到每个器件clk脚的延时相差不多,clock在布局布线时做成树形网络结构,叫做clock tree



 

 


 

PARTNER CONTENT

文章评论0条评论)

登录后参与讨论
EE直播间
更多
我要评论
0
9
关闭 站长推荐上一条 /3 下一条