原创 年轻正当时

2011-9-14 15:33 2414 14 17 分类: 消费电子

年轻正当时

 

(——为亲爱的Crazy Bingo同学的《从零开始走进FPGA V2.0.pdf》山寨一个序)

 

         这本所谓的书,恐怕不一定能够带还没入门的U杀进FPGA开发的大门,当然也肯定不能达到进阶的目的。但是,姑且应了bingo老弟所谓的对“图像的直觉”,确实图文并茂的从某一个山寨面把FPGA开发赤裸裸的展现给了大家。

 

         被bingo称之为牛人的I,其实也是努力抱着一颗谦卑的心态通读全文。读毕前四章,心里冷不防要犯咕噜“这是哪门子的书啊,分明是本不折不扣的FPGA入门画册”。儿童读物吗?看样子儿童们对图像都有着不同寻常的爱慕,能耐着性子接着看下去的娃儿们肯定期待着有更多更炫的图片出现,只可惜,bingo果然让大家失望了。一些正所谓的“工程”思想和不正规英文字符拼凑起来的乱七八糟的语法充斥着剩下的篇幅,当然了,意外冒出个更权威点的山寨链接和参考资料其实更推荐大家去看看(不好,bingo要拍砖了)……

 

         FPGA发展日新月异,如果这本所谓的书想与时俱进,只有V1.0/V2.0/V3.0……的无休止的写下去才行哎,但我相信它始终赶不上那个奥特拉已经11.0的QII,除非哪天bingo有志于到A去养老,那是后话,另当别论。话说回来,如果一本书的时效性极为有限,那么对执笔人绝对是一种侮辱;而,这本所谓的书中好歹我们看到了一些值得大家玩味的bingo也称之为“思想”的东东,思想本是看不见摸不着,人赋予它文字代码加图像波形,也就变得有棱有角像模像样了。所以,看官们,不要总想从书中寻找“颜如玉”,要学得自己的思考,只有消化吸收了才是你自己的。

 

        Bingo老弟是个幸运儿,迈入大学的第一年就向FPGA靠近了,留给咱和牙缝俩的尽是羡慕嫉妒恨了。虽然没有走上工作岗位,虽然没有真刀实*的做个量产项目,但从这本哪怕你真的认为是画册的画册里我们多少已经感觉到了后生可爱,噢,是后生可畏。中国有那么多的电子专业学生,又有几个能有心从一开始便“风雨兼程,一路向北”(不好意思,未经允许便擅改台词)。在此也奉劝各位有志成为“电工”的学弟学们,“要赎回光阴,因为现今日子邪恶”……

 

         山寨序,这是一件很有意思的事。但,我想表达的,除了希望给bingo学弟多一点的支持和鼓励。更希望读者你是下一个bingo,有他那股劲那份执着和激情足矣,话说“牛少轻狂”,在bingo身上也多少有点,但未见得是坏事,年轻正当时,做你该做的,酸甜苦辣咸,别人说的不算,你的才是你的,记住,XDJM们,一定要用心,会有出人投地的那一天滴。

 

PARTNER CONTENT

文章评论3条评论)

登录后参与讨论

用户1610239 2014-2-10 16:48

感谢博主分享!

用户1587786 2011-9-16 09:50

顶!!!

用户1608890 2011-9-15 21:47

很好很给力

用户1602177 2011-9-14 15:34

有意思~
相关推荐阅读
用户1587532 2012-12-04 14:56
被忽略的硬件常识
          在特权同学的《都是IO弱上拉惹的祸》一文中,提及了Altera的CPLD在初始化时管脚通常会处于弱上拉状态。在实际示波器采样来看,就表现在上电初 期IO脚会有一个短暂(当时是持...
用户1587532 2012-12-04 14:56
都是IO弱上拉惹的祸
         开发的一款液晶驱动器,接收MCU过来的指令和数据进行图像显示。使用了一片可编程(带使能和PWM调节控制)的背光芯片。在CPLD设计中,上电复位状态将背光使能拉低(关闭),直到MC...
用户1587532 2011-12-29 09:39
四通道波形动态演示效果
 ">http:// http://v.youku.com/v_show/id_XMzM3MDY2NjYw.html   这效果,Cortex-M3可以吗?     ...
用户1587532 2011-12-21 12:54
高速绘图显示,还是FPGA给力
  示波器的效果,曾经以为难于上青天,殊不知咱用FPGA一样能够轻松效仿。目前只是单通道的显示效果,随后送上4通道独立或叠加的波形效果。          感兴趣的朋友不妨去看看他的详细参数:...
用户1587532 2011-10-12 10:23
Keil存储空间自定义分配
Keil存储空间自定义分配          看来Capital-Micro的软件支持包做得还不够到位啊,在51编程环境KeilC中使用Astro II器件光有个Capital Micro D...
用户1587532 2011-09-22 16:38
源同步信号跨时钟域采集的两种方法
源同步信号跨时钟域采集的两种方法            对于数据采集接收的一方而言,所谓源同步信号,即传输待接收的数据和时钟信号均由发送方产生。FPGA应用中,常常需要产生一些源同步接口信...
EE直播间
更多
我要评论
3
14
关闭 站长推荐上一条 /3 下一条