原创 信号完整性(四):信号振铃是怎么产生的

2013-4-3 11:39 8666 21 29 分类: 消费电子

 信号的反射可能会引起振铃现象,一个典型的信号振铃如图1所示。

1.jpg

图1


那么信号振铃是怎么产生的呢?


前面讲过,如果信号传输过程中感受到阻抗的变化,就会发生信号的反射。这个信号可能是驱动端发出的信号,也可能是远端反射回来的反射信号。根据反射系数的公式,当信号感受到阻抗变小,就会发生负反射,反射的负电压会使信号产生下冲。信号在驱动端和远端负载之间多次反射,其结果就是信号振铃。大多数芯片的输出阻抗都很低,如果输出阻抗小于PCB走线的特性阻抗,那么在没有源端端接的情况下,必然产生信号振铃。


信号振铃的过程可以用反弹图来直观的解释。假设驱动端的输出阻抗是10欧姆,PCB走线的特性阻抗为50欧姆(可以通过改变PCB走线宽度,PCB走线和内层参考平面间介质厚度来调整),为了分析方便,假设远端开路,即远端阻抗无穷大。驱动端传输3.3V电压信号。我们跟着信号在这条传输线中跑一次,看看到底发生了什么?为分析方便,忽略传输线寄生电容和寄生电感的影响,只考虑阻性负载。图2为反射示意图。


第1次反射:信号从芯片内部发出,经过10欧姆输出阻抗和50欧姆PCB特性阻抗的分压,实际加到PCB走线上的信号为A点电压3.3*50/(10+50)=2.75V。传输到远端B点,由于B点开路,阻抗无穷大,反射系数为1,即信号全部反射,反射信号也是2.75V。此时B点测量电压是2.75+2.75=5.5V。


第2次反射:2.75V反射电压回到A点,阻抗由50欧姆变为10欧姆,发生负反射,A点反射电压为-1.83V,该电压到达B点,再次发生反射,反射电压-1.83V。此时B点测量电压为5.5-1.83-1.83=1.84V。


第3次反射:从B点反射回的-1.83V电压到达A点,再次发生负反射,反射电压为1.22V。该电压到达B点再次发生正反射,反射电压1.22V。此时B点测量电压为1.84+1.22+1.22=4.28V。


第4次反射:。。。 。。。 。。。第5次反射:。。。 。。。 。。。


如此循环,反射电压在A点和B点之间来回反弹,而引起B点电压不稳定。观察B点电压:5.5V->1.84V->4.28V->……,可见B点电压会有上下波动,这就是信号振铃。

2.jpg

 
信号振铃根本原因是负反射引起的,其罪魁祸首仍然是阻抗变化,又是阻抗!在研究信号完整性问题时,一定时时注意阻抗问题。


负载端信号振铃会严重干扰信号的接受,产生逻辑错误,必须减小或消除,因此对于长的传输线必须进行阻抗匹配端接。
 
 

文章评论14条评论)

登录后参与讨论

用户1623723 2013-5-24 09:15

经典,也很到位,容易理解

用户1623723 2013-5-24 09:13

谢谢于博士的分享~

用户1687354 2013-5-17 16:14

学习中

carlgxy_668456870 2013-4-15 15:52

同问, 第二次 反射和第三次反射A点,B点的电压是怎么计算的?

我们太心急了, 于博士后面的文章有讲到. 反射系数为: screenshot_3.jpg, 所以1.83=2.75*(10-50)/(10+60), 其他依次类推.

用户1326533 2013-4-10 09:20

请问 : 第二次 反射和第三次反射A点,B点的电压是怎么计算的?

用户1447659 2013-4-8 13:12

硬件设计都会遇到

用户1670484 2013-4-8 13:01

mark。谢谢分享。

用户1615995 2013-4-6 16:48

再次看于博士的文章,不错。

用户1142685 2013-4-4 15:49

深入浅出,通俗易懂。

用户1142685 2013-4-4 15:48

深入浅出,通俗易懂。
相关推荐阅读
用户1687377 2013-08-19 15:11
对信号完整性培训的一点感触
  我本人以前就做过多年的信号完整性工程师,现在自己开公司做SI设计咨询,前几年也经常做一些培训(给一家培训公司做讲师),我就从一个讲师的角度来说说我的一点感触! 从多次的培训需求征集结果...
用户1687377 2013-05-22 16:47
走线的参考平面在哪
  走线的参考平面在哪? www.sig007.com   很多人对于PCB走线的参考平面感到迷惑,经常有人问:对于内层走线,如果走线一侧是VCC,另一侧是GND,那么哪个是参考平...
用户1687377 2013-05-07 10:34
信号完整性研究(四):信号上升时间与带宽
在前文中我提到过,要重视信号上升时间,很多信号完整性问题都是由信号上升时间短引起的。本文就谈谈一个基础概念:信号上升时间和信号带宽的关系。 对于数字电路,输出的通常是方波信号。方波的上升边沿非常...
用户1687377 2013-05-06 10:32
信号完整性研究(三):重视信号上升时间
信号的上升时间,对于理解信号完整性问题至关重要,高速pcb设计中的绝大多数问题都和它有关,你必须对他足够重视。 信号上升时间并不是信号从低电平上升到高电平所经历的时间,而是其中的一部分。业界对它...
用户1687377 2013-05-02 10:23
信号完整性研究(二):何时会遇到信号完整性问题
多年前,在我开始研究信号完整性问题时也曾经有过这样的疑问,随着对信号完整性理解的深入,便没有再仔细考虑。后来在产品开发过程中,朋友、同事经常向我提出这一问题。有些公司制作复杂电路板时,硬件总也调不...
用户1687377 2013-04-28 11:48
信号完整性研究(一):什么是信号完整性?
如果你发现,以前低速时代积累的设计经验现在似乎都不灵了,同样的设计,以前没问题,可是现在却无法工作,那么恭喜你,你碰到了硬件设计中最核心的问题:信号完整性。早一天遇到,对你来说是好事。 在过去的...
我要评论
14
21
关闭 站长推荐上一条 /2 下一条