原创 宏模块altdpram验证

2009-11-7 13:31 1763 3 5 分类: FPGA/CPLD

要求:数据8bits,地址总线8bits,用8bits计数器驱动读写地址,边读边写。


方法一:利用fifo使读地址滞后于写地址,同时利用三个不同相位时钟触发不同的模块,其中ram时钟最滞后,计数器时钟最优先,以此保证ram同时读写的时候不是操作的同一个地址单元,避免出现误读或者读出数据无效情况。


点击看大图


方法二:用两个计数器分别驱动ram读地址和写地址,其中驱动写地址的计数器时钟最先,读地址次之,ram的时钟最后。移相即可。


点击看大图


仿真发现,方法二优于方法一,但以上两种方法都有待改善。


点击看大图

PARTNER CONTENT

文章评论2条评论)

登录后参与讨论

用户235210 2009-11-7 12:53

如果用同步时钟,我觉得不好保证读地址滞后于写地址,也就不能保证同时读写的正确性了啊 你是怎么想的,我还是初学者,可能有很多因素现在还没考虑到呢

ash_riple_768180695 2009-10-29 08:34

能不能用同步设计?比如用一组d触发器实现地址延迟。采用现在这种方式,受布局布线影响很大,不容易稳定。
相关推荐阅读
用户235210 2010-01-03 18:59
近期做的Spartan3E板子的几个实验(1)
旋转开关控制LED ...
用户235210 2009-12-27 16:00
近期做的Spartan3E板子的几个实验(5)
串行通信实验,设置波特率为9600或19200。在计算机断电的情况下,将实验板的串行接口线接到计算机的RS232接口上,计算机通过RS232接口向实验板发送数据,实验板应该能够正确接收到这些数据,并且...
用户235210 2009-12-27 16:00
近期做的Spartan3E板子的几个实验(4)
 PS/2 键盘通信实验。利用实验板上的PS/2接口,实现键盘与实验板间的数据通信,并且将从键盘接收到的信号解码后通过LCD进行显示。      ...
用户235210 2009-12-27 15:57
近期做的Spartan3E板子的几个实验(3)
运动计时器的设计。设计要求:<?xml:namespace prefix = o ns = "urn:schemas-microsoft-com:office:office" />    ...
用户235210 2009-11-17 17:16
串—并,并—串转换
串行数据经过串并转换成4位并行数据输出,而后再经过并串转换成串行数据输出,验证输出与输入相同,只是有延时。详见附录。https://static.assets-stash.eet-china.com/...
用户235210 2009-11-12 16:15
32个优秀FPGA/CPLD网站
1. OPENCORES.ORG这里提供非常多,非常好的PLD了内核,8051内核就可以在里面找到。进入后,选择project或者由http//www.opencores.org/browse.cgi...
EE直播间
更多
我要评论
2
3
关闭 站长推荐上一条 /3 下一条