要求:数据8bits,地址总线8bits,用8bits计数器驱动读写地址,边读边写。
方法一:利用fifo使读地址滞后于写地址,同时利用三个不同相位时钟触发不同的模块,其中ram时钟最滞后,计数器时钟最优先,以此保证ram同时读写的时候不是操作的同一个地址单元,避免出现误读或者读出数据无效情况。
方法二:用两个计数器分别驱动ram读地址和写地址,其中驱动写地址的计数器时钟最先,读地址次之,ram的时钟最后。移相即可。
仿真发现,方法二优于方法一,但以上两种方法都有待改善。
发布
用户235210 2009-11-7 12:53
ash_riple_768180695 2009-10-29 08:34