原创 信号完整性和器件的特性阻抗

2012-3-27 10:56 1231 9 10 分类: 模拟

 

信号完整性和器件的特性阻抗

作者:Bonnie Baker,德州仪器 (TI)

在您努力想要稳定板上的各种信号时,信号完整性问题会带来一些麻烦。IBIS 模型是解决这些问题的一种简单方法。您可以利用 IBIS 模型提取出一些重要的变量,用于进行信号完整性计算和寻找 PCB 设计的解决方案。您从 IBIS 模型提取的各种值是信号完整性设计计算不可或缺的组成部分。

当您在您的系统中处理传输线路匹配问题时,您需要了解集成电路和PCB线路的电阻抗和特性。 1 显示了一条单端传输线路的结构图。

  

图1.jpg

 

1 连接发射器、传输线路和接收器组件的单端传输线路

就传输线路而言,我们可以从 IC IBIS 模型提取IC的发射器输出阻抗 (ZT, Ω)和接收器输入阻抗(ZR, Ω)。许多时候,IC 厂商产品说明书中并没有说明这些集成电路 (IC) 规范,但是您可以通过IBIS模型获得所有这些值。

您可以用下面四个参数定义传输线路:特性阻抗(Z0, Ω)、板传播延迟(D, ps/in)、线路传播延迟(tD,秒)和线迹长度(LENGTH,英寸)。一般而言,FR-4 电路板的 Z0 范围为 50Ω到75Ω,而 D 的范围为 140 ps/in 到 180 ps/in。Z0 和D 的实际值取决于实际传输线路的材料和物理尺寸(《参考文献 1》)。特定电路板上的线路延迟(tD)等于传播延迟(D)乘以您所使用线迹的长度(LENGTH)。所有板的计算方法均为:

D = 1012 Ö (CTR * LTR) or    

D = 85 ps/in *  Ö (er)             

Z0 = Ö(LTR/CTR)            

tD = D * LENGTH   

使用 FR-4 板时,合理的带状线传播延迟为 178 ps/ 英寸,特性阻抗为 50Ω。

用于信号完整性评估的发射器规格为输出阻抗 (ZT)。确定输出阻抗时,IBIS 模型中的 [Pin] 区提供每个引脚的电阻、电感和电容寄生值。之后,您可以将封装电容与各个缓冲器的电容值(C_comp)放在一起,以便于更清楚地了解.

正如 [Pin] 关键字上面的 [Component]、[Manufacturer] 和 [Package] 描述的那样,[Pin] 关键字与具体的封装有关。您会在[Pin]关键字表中找到封装电容和电感,因为它与引脚有关。例如,在ads129x.ibs模型中(《参考文献 2》),图 2 表明了在哪里可以找到引脚 5E(PBGA,64 引脚封装)信号 GPIO4 的 L_pin 值和 C_pin 值。

图2.jpg

 

2 包括 C_pin 值在内的 ads1296zxg 封装的封装列表

该信号和封装的 L_pin(引脚电感)和 C_pin(引脚电容)分别为 1.489 Nh 和 0.28001 pF。

第二个重要的电容值是 [Model] 关键字下面的 C_comp 值。正如您在 IBIS 模型中找到正确的模型一样,您也会找到一份 C_comp 值的列表。 3 显示了 DIO_33模型中 C_comp 的一个例子(《参考文献 2》)。

图3.jpg

 

 

3 ads129x.ibs 中,其为 Model DIO_33 及其相关 C_comp 值的列表

3 的声明中,“|”符号表示一段注释。该声明中的有效 C_comp(《参考文献 3》)列表为:

|                                 typ                      min          max

|                              (nom PVT)             (Fast PVT)  (slow PVT)

C_comp                            3.0727220e-12            2.3187130e-12      3.8529520e-12

通过该列表,PCB 设计人员可以在三个值之中做出选择。在 PCB 传输线路设计阶段,3.072722 Pf 的典型值是正确的选择。

IBIS 模型为 PCB 设计人员提供了一些线索,让他们可以在转到样机设计以前进行板模拟。如果您知道了查找的方法,IBIS 模型就可以为您提供所有引脚的特性阻抗和电容。评估工作的下一步是确定每个缓冲器的输入/输出电阻,我们将在下次为您介绍。 

参考文献:

1、高速数字设计:黑魔法手册,作者:Johnson, Graham, Prentice Hall

  1. ads129x.ibs, IBIS 模型,sbam021b,TI

3、产品说明书之外的收获—IBIS,作者:Baker, Bonnie

 

PARTNER CONTENT

文章评论1条评论)

登录后参与讨论

用户1464268 2015-11-3 10:18

“评估工作的下一步是确定每个缓冲器的输入/输出电阻,我们将在下次为您介绍。” 怎么就没有后文了呢?
相关推荐阅读
用户289494 2015-04-17 16:27
On Board with Bonnie:由里到外的ADC噪声
我首先要说声对不起。我打算从模拟角度来着手研究模数转换器 (ADC) 噪声。这种讨论一般情况下会从数字处理的角度入手,所以你也许会对我的观点感到吃惊。但是我想说的是,从模拟的角度来研究ADC噪声会...
用户289494 2015-04-17 16:19
模拟滤波器和技术规格畅游:映射到你的ADC
在一个传统设计中,你会发现在模数转换器 (ADC) 的前面有一个抗混叠滤波器。设计人员的解释是这么做符合那奎斯特定理,的确如此。ADC之前的滤波器减少了带外噪声,并且减弱了那些会被混叠回馈到信号链...
用户289494 2015-04-16 14:56
模拟滤波器和技术规格畅游:选择正确的转换率
哪些因素会影响放大器技术规格对有源滤波器的正常运行呢?你可能会列举增益带宽积、噪声、以及起动器的输入偏置电流。但是,千万不要忘了放大器的转换率 (SR)。针对大信号技术规格,连同放大器的小信号增益...
用户289494 2014-11-10 11:19
一些也许您还不知道的 TINA-TI 某些资源! (IV)
  TINA-TI 系列文章的本期内容主要针对第 1 部分读者所提出的需求。本文我们将了解如何生成: 时变(分段线性)源 频变源 时变源: 在实践过程中,标准波形(即方波...
用户289494 2014-11-10 11:17
CMOS 放大器的新时代
  十多年前,半导体设计与应用工程师在有了可行 CMOS 硅芯片时高兴得相互击掌庆祝,因为它可在 80% 的良率下实现 100uV 以下的放大器输入失调电压。当时,Allen Bradley、...
用户289494 2014-11-10 11:14
测量扇出缓冲器中的附加抖动
如果您在通信行业工作,那么您可能很熟悉抖动对系统性能的影响。抖动不仅会降低数据转换器的性能,而且还可在高速数字系统中产生误码。凭直觉判断,给时钟增加噪声会增大系统其它部分的噪声。因此我总是试图通过...
EE直播间
更多
我要评论
1
9
关闭 站长推荐上一条 /3 下一条