原创 cadence约束管理器总体设置 2

2013-1-18 16:24 843 7 7 分类: PCB 文集: cadence

 

24343357_1342504860Ht2X.jpg
24343357_1342504872ddbx.jpg
24343357_1342504881dhPu.jpg
24343357_1342504892zO9k.jpg
要给等长添加一个match group。到这里我们的ECSET建立和设置好了,接下来,我们把这个ECSET分配给CEBUS这个总线。
24343357_1342504904L8K2.jpg24343357_13425051777T4C.jpg
24343357_1342505192QBXL.jpg
24343357_1342505222oV5P.jpg
24343357_1342505235A1vJ.jpg
24343357_1342505244atCt.jpg
24343357_1342505251N8B2.jpg
24343357_1342505251N8B2.jpg
24343357_1342505264Zjff.jpg
24343357_1342505273gr1K.jpg
这里说明一下一个match group下面是net,每个net起码要有2个pin,也就是pinpair,但是有的net有好几个pin,我们就为其指定2pin(一个pinpair),以便于构成一个net。
24343357_1342505282dDrl.jpg
好了,到此我们就为CEBUS分配了相关的约束规则,接下来就是给CEBUS布线了,然后调整走线,以适应这些规则。如果在约束管理器中没有出现相关约束的颜色块显示,按下面设置。
24343357_13425052923iqO.jpg
24343357_13425055400BIW.jpg
选择相应的约束项。
下面就开始布线吧。CEBUS的走线,先把这4跟线的鼠线显示出来。
24343357_1342505553lGGo.jpg
24343357_1342505561SNrJ.jpg
布线完成了,等长适合要求,但是线长不适合我们设置的约束,调整一下。
24343357_1342505571YX31.jpg
24343357_134250558319xB.jpg
调整结束,下面可以看见线长约束都是绿色了,等长约束也是的。
24343357_13425055982mTy.jpg
这篇文章比较长,也比较系统的讲了一下约束管理器的设置,因为我们的重点是约束管理器的相关设置,所以,有些地方说的简单,需要自己琢磨一下,一般我们的PCB板布线也就是需要这几个约束规则,按着上面设置是没有问题的,我这里讲的是在约束管理器中直接设置约束规则,你也可以在sigxplorer里面设置,然后update到约束管理器,效果是一样的,不过那个拓扑结构设置,需要sigxplorer,这个留给读者自己研究了。到此结束吧。
pcb

文章评论0条评论)

登录后参与讨论
我要评论
0
7
关闭 站长推荐上一条 /3 下一条