原创 Cadence 原理图和PCB交互布局

2013-1-21 10:38 3865 9 9 分类: PCB 文集: cadence

 

我先绘制了一个很简单的原理图,就是放置5个10K电阻,封装都是0805封装。如下图。

24343357_1340695772bOnU.jpg

返回工程目录,在preference勾选红色圈的选项。

24343357_1340695780zqA7.jpg

打开allegro PCB软件,使得,原理图和PCB软件在同一个屏幕显示。

 

24343357_1340695884zeig.jpg

一定要在allegro 菜单选择place ,选择manually,然后弹出下面的选项对话框,要让它保持打开状态。

24343357_13406958755n3V.jpg

在原理图中,选中一个电阻,然后右键,如下图。

24343357_134069594827Y8.jpg

然后选中PCB editor selector 命令,然后移动鼠标到allegro PCB 工作区,注意,不要按着鼠标左键或者右键,只是移动鼠标到allegro PCB 工作区。

24343357_1340696038ooK4.jpg

接下来你就会发现,电阻的封装自动连结到鼠标,然后你可以单击放下电阻封装了。

24343357_1340696103FQHo.jpg

24343357_1340696108Agh8.jpg

我把剩下的3个电阻使用自动布局方式来布局。

24343357_1340696187V977.jpg

24343357_1340696191TUbu.jpg

点击place,然后可以看见3个电阻都围绕outline外围排列了。

24343357_1340696260cmCc.jpg

24343357_1340696264KbW4.jpg

如果电阻放置超出了我设置的package keep in area ,就是显示一个DRC错误,看下面的类似蝴蝶结的图标。就是DRC错误标志。上面字母是KC,如果你不知道它代表啥意思,怎么办呢?看下面的文章。

24343357_134069630376TT.jpg

按图操作,不多说了,注意要在find标签里面只勾选DRC error选项。

24343357_134069633331nc.jpg

然后再那个KC ,DRC错误蝴蝶结,单击,看下图。

24343357_1340696368sNxS.jpg

到此结束。

pcb

文章评论0条评论)

登录后参与讨论
我要评论
0
9
关闭 站长推荐上一条 /3 下一条