1. Verilog HDL 是在哪一年首次被IEEE标准化的?
Verilog 语言于1995年成为IEEE标准,称为IEEE Std 1364-1995。
2. Verilog HDL支持哪三种基本描述方式?
行为描述方式—使用过程化结构建模;数据流方式—使用连续赋值语句方式建模;结构化方式—使用门和模块实例语句描述建模。以及混合方式描述。
3. 可以使用Verilog HDL描述一个设计的时序吗?
可以提供显式语言结构指定设计中的端口到端口的时延及路径时延和设计的时序检查。
4. 语言中的什么特性能够用于描述参数化设计?
5. 能够使用Verilog HDL 编写测试验证程序吗?
可以。testbench,测试凳。
6. Verilog HDL 是由哪个公司最先开发的?
Verilog HDL语言最初是于1983年由Gateway Design Automation公司为其模拟器产品开发的硬件建模语言。
7. Verilog HDL中的两类主要数据类型什么?
Verilog HDL中有两类数据类型:线网数据类型和寄存器数据类型。线网类型表示构件间的物理连线,而寄存器类型表示抽象的数据存储元件。
8. UDP代表什么?
用户定义的原语既可以是组合逻辑原语,也可以是时序逻辑原语。
9. 写出两个开关级基本门的名称。
pmos、nmos
10. 写出两个基本逻辑门的名称。
and、nor
文章评论(0条评论)
登录后参与讨论