原创 晶振接地抗干扰

2009-5-9 14:51 6150 10 12 分类: 模拟
   最近调试电路,用到DS1302实时时钟芯片,开始出现时钟不准的情况,特别是在系统上电工作时时钟跑的比较快,1个小时要快十几秒,令人无法接收,但在采用备用电池供电时误差就要小不少,约一天一两秒。用于系统供电采用的是自己人做的开关多路开关电源,对系统干扰较大。先考虑在晶振输出增加负载电容,增强其抗干扰能力,实验发现没用;后将晶振的外壳与GND相连,经长时间实验发现时钟跑快的现象消失了。
   看来,用接地的方法来解决干扰的问题作用还真挺明显,以前也看到别人的设计和产品上将晶振的外壳接地,总感觉是一般的抗干扰措施,都没放在心上,这次在自己的设计中出现了问题,并通过此方法解决了,这才对此有了新的认识。其实不光是这个简单的接地问题,应该还有很多其他的技术细节,在关键的的地方起着重要的作用,这还要不断的学习、实践、领悟!
PARTNER CONTENT

文章评论3条评论)

登录后参与讨论

用户1461917 2009-6-4 16:47

不错,值得学习

用户555534 2009-6-1 18:37

不错,值得借鉴

用户192639 2009-5-26 01:11

很好的建议。谢谢。
相关推荐阅读
用户73531 2007-09-14 17:41
基于DSP生成SVPWM在逆变电源中的应用研究
基于DSP生成SVPWM在逆变电源中的应用研究来源:电源技术应用   作者:乔英杰 徐建城 王海峰摘要:介绍了基于DSP控制的并网逆变器原理和软硬件设计。该装置主要应用于小功率分布式光伏并网发电系统,...
用户73531 2007-09-05 18:37
智能全数字锁相环的设计
摘要:在FPGA片内实现全数字锁相环用途极广。本文在集成数字锁相环74297的基础上进行改进,设计了锁相状态检测电路,配合CPU对环路滤波参数进行动态智能配置,从而使锁相环快速进入锁定状态,在最短时间...
用户73531 2007-09-05 18:32
全数字锁相环的设计
简介:本文在说明全数字锁相环的基础上,提出了一种利用FPGA设计一阶全数字锁相环的方法,并给出了关键部件的RTL可综合代码,并结合本设计的一些仿真波形详细描述了数字锁相环的工作过程,最后对一些有关的问...
用户73531 2007-08-30 17:32
在SMPS应用中选择IGBT和MOSFET的比较
开关电源 (Switch Mode Power Supply;SMPS)的性能在很大程度上依赖于功率半导体器件的选择,即开关管和整流器。虽然没有万全的方案来解决选择IGBT还是MOSFET的问题,但针...
用户73531 2007-08-30 12:36
基于CAN总线的RS-232串口设备远程通信
摘要: 阐述了CAN总线在232串口设备远程通信或自组网络中的应用,介绍了CAN到RS-232转换装置的软硬件设计方法。重点对软件设计中CAN波特率的设置、串口波特率的自动检测以及数据流控制等作为详细...
我要评论
3
10
关闭 站长推荐上一条 /3 下一条