原创 Xilinx FPGA入门连载59:FPGA 片内ROM FIFO RAM联合实例之功能概述

2016-3-15 22:08 1194 13 13 分类: FPGA/CPLD 文集: FPGA入门

Xilinx FPGA入门连载59FPGA 片内ROM FIFO RAM联合实例之功能概述

特权同学,版权所有

配套例程和更多资料下载链接:

http://pan.baidu.com/s/1jGjAhEm

20160315220731228001.jpg

 

1 功能概述

         该工程实例内部系统功能框图如图所示。我们通过IP核分别例化了ROMFIFORAMROM有预存储的数据可供读取,将其放入FIFO中,随后再读出送到RAM供读取。通过ISE集成的在线逻辑分析仪chipscope,我们可以观察FPGA片内ROMFIFORAM的读写时序,也可以只比较ROM预存储的数据和RAM最后读出的数据,确认整个读写缓存过程中,数据的一致性是否实现。

20160315220742865002.jpg

 

2 模块划分

         本实例工程模块层次如图所示。

20160315220748621003.jpg

  Pll_controller.v模块产生FPGA内部所需时钟信号。

  onchip_mem_test.v模块例化FPGA片内ROMFIFORAM,并产生这些片内存储器之间进行数据交互所必须的控制信号。

  Chipscope_debug.cdc模块引出ROMFIFORAM的读写控制信号和地址、数据总线,通过chipscopeISE中在线查看其读写时序。

 

 

 

 

文章评论0条评论)

登录后参与讨论
我要评论
0
13
关闭 站长推荐上一条 /2 下一条