原创 Xilinx FPGA入门连载73:波形发生器之IP核CORDIC(正弦波)配置

2016-4-21 22:58 2569 9 10 分类: FPGA/CPLD 文集: FPGA入门

Xilinx FPGA入门连载73:波形发生器之IPCORDIC(正弦波)配置

特权同学,版权所有

配套例程和更多资料下载链接:

http://pan.baidu.com/s/1jGjAhEm

20160421225612771001.jpg

 

1 新建源文件

打开ISE工程,如图所示,在“Design à Implementation à Hierarchy”中的任意位置单击鼠标右键,弹出菜单中选择“New Source..”。

20160421225623651002.jpg

在“New Source Wizard”中,做如图所示的设置。

  Select Source Type”中选择新建文件类型为“IP (CORE Generator & Architecture Wizard)”。

  File name”即文件名,我们命名为“sin_controller”。

  Location”下面输入这个新建文件所存放的路径,我们将其定位到工程路径下的“ipcore_dir”文件夹下。

  勾选上“Add to project”。

20160421225633336003.jpg

         完成以上设置后,点击“Next”进入下一步。

 

2 IP选择

在“Select IP”页面中,如图所示,我们在“View by Function”下面找到“Math Functions à CORDIC à CORDIC”,单击选中它,接着点击“Next”进入下一步。

20160421225644439004.jpg

         弹出“Summary”页面后,点击“Finish”即可。

 

3 CORDIC配置

         弹出的第1个页面中,如图所示,“Functional Selection”选择“Sin and Cos”;“Architectural Configuration”选择“Parallel”;“Pipelining Mode”选择“Maximum”,然后点击“Next”到下一个配置页面。

20160421225654615005.jpg

         弹出的第2个页面中,如图所示进行配置,然后点击“Next”到下一个配置页面。

  Phase Format”选择“Scaled Radians”,表示我们输入给IP核模块的相位是-1+1的数据,IP核内部会自动再乘以pi得到相位。若选择“Radians”,则输入给IP核模块的相位是-pi+pi的数据。

  Input Width”输入“16bit,这16bit的高3位代表整数部分,第13bit代表小数部分,因此代表-1+1的一个周期就是16'he00016'h2000

● “Output Width”输入“12bit,这12bit的高2bit代表整数部分,低10bit代表小数部分。Sin输出的范围是-1+1,即12'hc0012'h400

● “Round Mode”选择默认的“Truncate”。

20160421225704369006.jpg

         弹出的第3个页面中,如图所示,务必勾选“Coarse Rotation”和“Y OUT”。

20160421225714721007.jpg

         完成设置后,点击“Generate”生成IP核。

 

 

 

 

PARTNER CONTENT

文章评论1条评论)

登录后参与讨论

用户3677904 2016-5-11 11:25

特权同学你好,我的ip核界面生成文件时一直卡在generating megacore function top-level..... 能帮忙看看是什么原因吗??我的版本是quartus11.0。

用户394541 2008-4-27 23:43

就是批烧录程序.感谢你啊!

用户110607 2008-4-27 20:39

下载?是不是指烧录程序?可以呀,一千次哦!
相关推荐阅读
特权ilove314 2016-06-30 21:16
例说FPGA连载6:FPGA开发所需的技能
例说FPGA连载6:FPGA开发所需的技能 特权同学,版权所有 配套例程和更多资料下载链接: http://pan.baidu.com/s/1c0nf6Qc   前面的文字已经做了很多铺垫,相信读...
特权ilove314 2016-06-28 21:09
例说FPGA连载5:FPGA的优势与局限性
例说FPGA连载5:FPGA的优势与局限性 特权同学,版权所有 配套例程和更多资料下载链接: http://pan.baidu.com/s/1c0nf6Qc   若要准确评估FPGA技术能否满足开...
特权ilove314 2016-06-28 21:05
例说FPGA连载5:FPGA的优势与局限性
例说FPGA连载5:FPGA的优势与局限性 特权同学,版权所有 配套例程和更多资料下载链接: http://pan.baidu.com/s/1c0nf6Qc   若要准确评估FPGA技术能否满足开...
特权ilove314 2016-06-26 22:11
例说FPGA连载4:FPGA语言与厂商介绍
例说FPGA连载4:FPGA语言与厂商介绍 特权同学,版权所有 配套例程和更多资料下载链接: http://pan.baidu.com/s/1c0nf6Qc   Verilog与VHDL 说到FP...
特权ilove314 2016-06-23 21:26
例说FPGA连载3:FPGA与其它主流芯片的比较
例说FPGA连载3:FPGA与其它主流芯片的比较 特权同学,版权所有 配套例程和更多资料下载链接: http://pan.baidu.com/s/1c0nf6Qc   FPGA、ASIC和ASSP...
特权ilove314 2016-06-21 20:32
例说FPGA连载2:FPGA是什么
例说FPGA连载2:FPGA是什么 特权同学,版权所有 配套例程和更多资料下载链接: http://pan.baidu.com/s/1c0nf6Qc   2015年伊始,Intel欲出资百亿美金收...
EE直播间
更多
我要评论
1
9
关闭 站长推荐上一条 /1 下一条