文章
首页 我的博文
用户1077649 2010-1-7 14:11
phase noise
Phase noise is the frequency domain representation of rapid, short-term, random fluctuations in the phase of a wave, caused by time domain instabilit ...
用户1077649 2009-12-30 10:42
mcu程序的乘法问题
1,在mcu程序中,例如我要做以下事情 unsigned long value; unsigned char byte1; unsigned char byte2; unsigned char byte3; value = byte1 * 10000 + byte2 ...
用户1077649 2009-12-28 21:20
system verilog 初探
转载请声明: http://space.ednchina.com/Blog/post.aspx?id=310477 这是一个sv的验证平台的基本框架,自己画的,对错待证!   1,关于clocki ...
用户1077649 2009-12-25 11:47
算法
1,always @()敏感列表不全,结果导致,一个信号的变化没有触发相应的行为,真难找。 2,算法:以10ms为一个搜索单位进行操作(这是操作的基准)          ...
用户1077649 2009-12-18 15:02
system function $value$plusargs
系统函数$value$plusargs在用modelsim仿真的时候,所要从外部给的参数值,必须在命令vsim中定义,而如果是宏定义则要在vlog命令行中定义。 而对于用vcs,好像 ...
用户1077649 2009-12-7 16:09
perl 学习日志
1,数字表示4_294_296 带有下划线而不是逗号的大数字,当使用数字值的时候,P e r l会删除这些下划线。 2,给字符串加双引号和单引号的主要差别是:使用单引号 ...
用户1077649 2009-11-23 10:19
set_multicycle_path
set_multicycle_path: 首先对于两个不同频率的时钟来说,首先有一个默认的set up 检测的两个沿 ,然后设置了set_multicycle_path -setup 以后,将setup的两个 ...
用户1077649 2009-11-18 16:58
set_drive 和 set_clock_transition 的问题
今天做了一些实验,先记录一下: 输入的transition对输出的transition影响相对来说小一些。 set_drive :对于clock的delay好像没有影响,而对于到clock连接 ...
用户1077649 2009-11-18 14:08
DC概论五之high fanout (ZZ)
http://bb2hh.blogbus.com/logs/20818986.html  在阅读本篇之前,请先阅读http://bb2hh.blogbus.com/logs/20563101.html,了解一下fanout的影响。   ...
用户1077649 2009-11-15 13:33
关于library和operating conditions
最近算是搞清楚了有关这两个概念的一些细节的东西。 1,我们通常可以看到制造商会提供3个库,fast.db,slow.db,typical.db,那么这三个库有什么区别呢?为什么 ...
用户1077649 2009-11-10 17:01
design compiler 学习记录
这是最近在看dc相关的user guide 还有一些资料所做的记录,以便日后查找和温习。 1,Design Compiler uses technology libraries, synthetic or DesignWare li ...
用户1077649 2009-11-9 17:00
优秀的数字前后端设计工程师需要具备什么能力?
网络转载 前端 精通verilog(包括2001)的编程,仿真,测试 充分掌握逻辑综合和时序分析 理解前端经常使用的各种库的格式和内容,比如.v, .lib 了解某个应用 ...
用户1077649 2009-11-6 10:41
hold time check
用户1077649 2009-10-29 09:25
tcl学习日志
没有系统的学习过tcl,第一份资料,记下一些要点,以便以后温故知新。 1,一个TCL脚本可以包含一个或多个命令。命令之间必须用换行符或分号隔开,下面的两个脚 ...
用户1077649 2009-10-28 10:44
DC概论二之fanout与skew(ZZ)
http://bb2hh.blogbus.com/logs/20563101.html Dc 综合是基于路径,每个路径上都有 Cell 和 net ,所以基于路径的综合就是计算路径上的 delay 和 ...
关闭 站长推荐上一条 /2 下一条