-
huotingtu_505472073
2010-11-20 09:48
-
【转】高速FPGA系统的信号完整性测试和分析2
-
4. 抖动、噪声和BER测试和分析 针对FPGA中不断增长的串行数据传输速率,设计人员不仅进行眼图测试,还需要一套先进的测试和分析工具帮助他们更好地理 ...
-
-
huotingtu_505472073
2010-11-20 09:47
-
【转】高速FPGA系统的信号完整性测试和分析 1
-
1. 引言 随着FPGA的设计速度和容量的明显增长,当前流行的FPGA芯片都提供高速总线,例如DDR内存总线,PCI-X总线、SPI总线;针对超高速的数据传输,FPG ...
-
-
huotingtu_505472073
2010-11-20 09:47
-
【转】FPGA的按键弹跳消除模块的研究与应用
-
按键在数字电路设计中经常用到。按键的弹跳现象是数字系统设计中存在的客观问题。按键是机械触点,当接触点断开或闭合时会产生抖动。为使每一次按键只做一次响 ...
-
-
huotingtu_505472073
2010-11-20 09:46
-
【转】基于数字移相的高精度脉宽测量系统及其FPGA实现
-
在测量与仪器仪表领域,经常需要对数字信号的脉冲宽度进行测量?这种测量通常采用脉冲计数法,即在待测信号的高电平或低电平用一高频时钟脉冲进行计数,然后根据脉冲 ...
-
-
huotingtu_505472073
2010-11-20 09:46
-
【转】基于FPGA 的高速实时FFT处理器设计
-
离散傅里叶变换(DFT) 是数字谱分析必需的变换工具。完成N 点DFT 运算约需N 2 次乘法和N (N-1) 次加法,当N 较大时,运算量非常大,使其实际应用受到极大的限制。 ...
-
-
huotingtu_505472073
2010-11-20 09:45
-
【转】异步时钟亚稳态及FIFO 标志位的产生
-
随着信息技术的飞速发展,特别是在二十世纪90年代以后,美国在南斯拉夫战争和两次海湾战争中成功地运用了电子战、信息战,以及近年来我国在航天航空事业方面的高 ...
-
-
huotingtu_505472073
2010-11-20 09:44
-
【转】FPGA异步时钟设计中的同步策略
-
1 引言 基于FPGA的数字系统设计中大都推荐采用同步时序的设计,也就是单时钟系统。但是实际的工程中,纯粹单时钟系统设计的情况很少,特别是设计模块 ...
-
-
huotingtu_505472073
2010-11-20 09:44
-
【转】基于FPGA的SOC系统中的串口设计
-
1 概述 在基于FPGA的SOC设计中,常使用串口作为通信接口,但直接用FPGA进行串口通信数据的处理是比较繁杂的,特别是直接使用FPGA进行串口通信的协议的解 ...
-
-
huotingtu_505472073
2010-11-20 09:43
-
【转】基于CPLD控制的通用视频采集模块
-
1. 引言 对于用于视频图像处理的DSP 来说,由于前端的A/D 采集速度较低,一般为了减少DSP 的开销,在视频采集A/D 和DSP之间接入先进先出存储器(FIFO) 作 ...
-
-
huotingtu_505472073
2010-11-20 09:42
-
【转】一种基于格雷码的异步FIFO设计与实现
-
1 引言 FIFO(First IN First Out)先进先出电路是一种实现数据先进先出的存储器件,普遍用作数据缓冲器。FIFO的基本单元是寄存器,作为存储器件,FIFO ...
-
-
huotingtu_505472073
2010-11-20 09:42
-
【转】OFDM中的FFT模块设计及其FPGA实现
-
正交频分复用(OFDM)是一种多载波调制技术,可以有效地对抗频率选择性衰落和窄带干扰,并且有较高的频谱利用率。OFDM技术已经成功地应用于非对称数字用户环路(ADS ...
-
-
huotingtu_505472073
2010-11-20 09:41
-
【转】Xilinx FPGA开发环境的配置
-
一、配置Modelsim ISE的Xilinx的仿真库 1、编译仿真库 : A、先将Modelsim安装目录C=Modeltech_6.2b下面的modelsim.ini改成存档格式(取消只读模式); B ...
-
-
huotingtu_505472073
2010-11-20 09:40
-
【转】基于FPGA的电阻抗成像系统激励信号源
-
电阻抗成像(Electrical Impedance Tomography,EIT)技术是一种廉价的无损伤探测技术,不使用放射源,对人体无害,可作为对患者进行长期、连续监护的医学监护设备 ...
-
-
huotingtu_505472073
2010-11-20 09:39
-
【转】FPGA 的交流信号采集与处理系统
-
1 概述 随着电力系统进一步朝着“大电网、大容量、大机组”的方向发展,发、输、配电过程要求高度自动化已成为不可逆转的趋势。因此,对其对应的“发 ...
-
-
huotingtu_505472073
2010-11-20 09:38
-
【转】影响FPGA设计中时钟因素的探讨2
-
1.2.2 通过拆分组合逻辑的方法来减小延时 由于一般同步电路都不止一级锁存(如图8),而要使电路稳定工作,时钟周期必须满足最大延时要求,缩短最长延 ...
-
关闭
站长推荐
/2