资料
  • 资料
  • 专题
心电信号50Hz陷波器的FPGA实现
推荐星级:
时间:2019-12-20
大小:191.68KB
阅读数:179
上传用户:quw431979_163.com
查看他发布的资源
下载次数
0
所需E币
4
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
摘 要:在心电信号(ECG)检测系统中,采集到的心电数据具有信号弱、频率低、干扰大的特点,特别是50Hz的工频干扰。本文根据IIR滤波器的原理,设计出用于抑制50Hz工频噪声的陷波器。利用Maflab对所设计的陷波器作性能仿真,并根据陷波器的参数编写相应的verilog程序,最后用QuartusII对硬件代码进行前仿真,仿真结果显示所设计的陷波器对50Hz工频干扰有良好的滤波效果。[著者文摘]……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
PARTNER CONTENT
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书