资料
  • 资料
  • 专题
基于FPGA的高分辨率时间数位转换器设计
推荐星级:
时间:2019-12-20
大小:247.82KB
阅读数:194
上传用户:givh79_163.com
查看他发布的资源
下载次数
0
所需E币
5
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
摘 要:介绍时间间隔的测量原理,分析各种测量方法的优缺点和主要误差来源,并设计了一种基于现场可编程门阵列(FPGA)的时数转换器(TDC)。该设计采用高精度计数器和延迟线内插法共同测量时间间隔。该时数转换器的测量范围由计数器决定,而测量分辨率由内插延迟线决定,因此,具有测量范围大,分辨率高的特点。由于测量的利用两种延时单元的微小时间差对时间间隔进行内插,获得了Ins的测量分辨率,具有精度高、功耗小及实现简便等优点。[著者文摘]……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
PARTNER CONTENT
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书